点击切换搜索课件文库搜索结果(292)
文档格式:PPT 文档大小:221.5KB 文档页数:8
一:逻辑代数的基本定律 二:逻辑代数的三个重要规则 三:异或和同或运算公式 四:逻辑函数表达式的常用形式 五:逻辑函数表达式的相互转换
文档格式:PPT 文档大小:71.5KB 文档页数:3
一、逻辑代数基础 二、组合逻辑电路 三、常用集成时序逻辑器件及应用 四、脉冲波形的产生与变换 五、存储器和可编程逻辑器件 六、集成逻辑门 七、触发器 八、时序逻辑电路 九、用VHDL进行数字系统设计
文档格式:PPT 文档大小:2.21MB 文档页数:66
1.1 数制与代码 1.2 逻辑函数 1.3 逻辑代数的基本定律和运算规则 1.4 逻辑函数的代数化简法 1.5 逻辑函数的卡诺图化简 1.6 逻辑函数的常用表达形式
文档格式:PDF 文档大小:21.48MB 文档页数:118
第一节 数字电路概述与计数制 第二节 逻辑门电路 第三节 组合逻辑电路的分析与设计 第四节 常用组合逻辑电路
文档格式:DOC 文档大小:715KB 文档页数:22
本章首先介绍分析和设计数字电路时常用的数学工具--逻辑代数和卡 诺图,包括逻辑代数的基本公式和基本定律,逻辑函数的代数化简法和卡诺图化简法。 然后介绍组合逻辑电路的分析方法与设计方法。另外,按其结构和工作原理不同,数字 电路可分为两大类,组合逻辑电路和时序逻辑电路
文档格式:PPT 文档大小:1.25MB 文档页数:141
6.1 存储器 6.1.1 ROM (Read-Only Memory) 6.1.2 随机存取存储器 (RAM) 6.2 可编程逻辑器件(PLD) 6.2.1 可编程阵列逻辑(PAL) 6.2.2 通用阵列逻辑(GAL) 6.2.3 PLD的开发过程 6.3 VHDL语言 6.3.1 VHDL基本结构与语法 6.3.1.1 VHDL的组成 6.3.1.2 实体(Entity) 6.3.1.3 结构体 (Architecture) 6.3.1.4 程序包 (Package) 与 USE 语句 6.3.1.5 库 (Library) 6.3.1.6 VHDL运算符 6.3.1.7 数据对象 6.3.1.8 VHDL常用语句 6.3.1.9 元件及元件例化 6.3.1.10 配置 (configuration) 6.3.1.11 子程序 6.3.1.12 其他:属性、时钟的表示 6.3.1.13 VHDL的模板 6.3.1.14 常见错误 6.3.1.15 保留字
文档格式:PPT 文档大小:959KB 文档页数:60
4.2 存储器件 4.1 时序逻辑电路的基本概念 4.1.1 时序逻辑电路的结构模型 4.1.2 状态表和状态图 4.3 锁存器 4.3.1 RS锁存器 4.3.2 门控RS锁存器 4.3.3 D锁存器 4.4 触发器 4.4.1 主从触发器 4.4.2 边沿触发器 4.5 触发器逻辑功能的转换 4.5.1 代数法 4.5.2 图表法 4.6 触发器应用举例
文档格式:PPT 文档大小:1.34MB 文档页数:42
5.1概述 5.2时序逻辑电路的分析方法 5.3若干常用的时序逻辑电路 5.4时序逻辑电路的设计方法 5.5时序逻辑电路中的竞争一冒险现象
文档格式:PPT 文档大小:702.5KB 文档页数:28
无论是组合电路,还是时序电路,其电路设计的宗 旨是一样的:在达到功能要求的前提下,使电路最稳定、 最简单。 时序逻辑电路的设计思路是:针对某一给定逻辑要 求,选择几个逻辑状态(越少越好)来描述它,再用某 种类型的触发器来实现这一逻辑功能
文档格式:PPT 文档大小:947.5KB 文档页数:83
10.1数字电路概述 10.2逻辑门申路 10.3逻辑函数及其化简 10.4组合逻辑电路的分析与设计 10.5组合逻辑部件
首页上页1718192021222324下页末页
热门关键字
搜索一下,找到相关课件或文库资源 292 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有