点击切换搜索课件文库搜索结果(2387)
文档格式:PDF 文档大小:100.47MB 文档页数:454
嵌入式系统硬件体系设计概述 一.嵌入式系统及其硬件体系概述 二.嵌入式硬件体系的基本构成 三.嵌入式硬件体系设计的方法简介 四.嵌入式硬件体系设计的要求与目标 五.一个设计实例(多功能智能型单相电度表) 六.设计参考网站推荐 单片机及其应用设计 数字信号处理器及应用设计 可编程逻辑器件及应用设计 嵌入式硬件系统中的接口设计 嵌入式硬件系统中的测量与控制电路设计 基础电子线路设计 硬件电路的原理图与PCB板图设计 嵌入式系统抗干扰设计
文档格式:PPT 文档大小:3.71MB 文档页数:134
基本要求:理解逻辑代数的基本逻辑运算,懂得在数字电子技术中数学运算是用逻辑运算实现的;掌握逻辑运算规则、逻辑函数的表示、逻辑函数的标准表达式、卡诺图化简等基本理论;懂得从电子技术角度,逻辑运算通过电路实现;初步理解逻辑门电路的基础概念及其接口特性;掌握利用逻辑代数知识分析组合逻辑电路的一般过程及其方法;了解用逻辑门电路设计组合逻辑电路的一般过程;掌握译码器、编码器、数据选择器等常用中规模组合逻辑电路芯片的逻辑功能及其特点;掌握利用译码器、数据选择器实现组合逻辑电路的一般过程及其应用方法
文档格式:PPT 文档大小:5.02MB 文档页数:174
4.1 时序电路概述 4.1.1 时序电路的一般形式 4.1.2 时序电路的分类 4.1.3 时序电路的描述方法 4.2 双稳态元件 4.2.1 S-R 锁存器 4.2.2 /S- /R 锁存器 4.2.3 带使能端的S- R 锁存器 4.2.4 D 锁存器 4.2.5 边沿触发D触发器 4.2.6 主从S-R 触发器 4.2.7 主从J-K 触发器 4.2.8 边沿触发J-K 触发器 4.2.9 T 触发器 4.3 同步时序电路的分析方法 4.4 计数器 4.4.1 二进制串行计数器 4.4.2 二进制同步计数器 4.4.3 用跳越的方法实现任意模数的计数器 4.4.4 强置位计数器 4.4.5 预置位计数器 4.4.6 修正式计数器 4.4.7 MSI 计数器及应用 4.5 寄存器 4.5.1 并行寄存器 4.5.2 移位寄存器 4.5.3 MSI寄存器应用举例 4.6 节拍分配器 4.6.1 计数型节拍分配器 4.6.2 移位型节拍分配器 4.6.3 MSI节拍分配器举例
文档格式:PPT 文档大小:685KB 文档页数:96
第六章 Verilog的数据类型及逻辑系统 • 学习Verilog逻辑值系统 • 学习Verilog中不同类的数据类型 • 理解每种数据类型的用途及用法 • 数据类型说明的语法 第7章 结构描述(structural modeling) • 如何使用Verilog的基本单元(primitives) • 如何构造层次化设计 • 了解Verilog的逻辑强度系统 第8章 延时模型 学习内容: 1. 如何说明块延时 2. 如何说明分布延时 3. 如何说明路径延时 4. 怎样在模块中说明时序检查 5. 标准延时格式SDF(Standard Delay Format) 第九章 编译控制的使用 • 开发商提供的Verilog库 • 用Verilog库仿真 • Verilog源代码加密 • 其它仿真器相关的问题
文档格式:PDF 文档大小:1.5MB 文档页数:111
 Z变换的正变换和逆变换定义,以及收敛域与序列特性之间的关系。  Z变换的定理和性质: 移位、 反转、 z域微分、 共轭序列的Z变换、 时域卷积定理、 初值定理、 终值定理、帕斯瓦尔定理。  系统的传输函数和系统函数的求解。  用极点分布判断系统的因果性和稳定性。  零状态响应、 零输入响应和稳态响应的求解。  用零极点分布定性分析并画出系统的幅频特性。  4.1 Z变换定义  4.2 Z变换收敛域  4.3 Z变换的基本性质  4.4 Z反变换  4.5 几种变换的对应关系  4.5 系统函数与频率特性
文档格式:PDF 文档大小:432.87KB 文档页数:26
在前面九章学习的基础上,通过本章十个阶段的练习,一定能逐步掌握 Verilog hdl设计的 要点。我们可以先理解样板模块中每一条语句的作用,然后对样板模块进行综合前和综合后 仿真,再独立完成每一阶段规定的练习。当十个阶段的练习做完后,便可以开始设计一些简 单的逻辑电路和系统。很快我们就能过渡到设计相当复杂的数字逻辑系统。当然,复杂的数 字逻辑系统的设计和验证,不但需要系统结构的知识和经验的积累,还需要了解更多的语法 现象和掌握高级的 Verilog hdl系统任务,以及与C语言模块接口的方法(即PLI),这些已 超出的本书的范围。有兴趣的同学可以阅读 Verilog语法参考资料和有关文献,自己学习, 我们将在下一本书中介绍 Verilog较高级的用法
文档格式:PPT 文档大小:277KB 文档页数:16
例:设计一序列信号发生器,产生序列1010010100 序列信号发生器就是用来产生序列电位和序列脉 冲的逻辑部件。按其结构来分,序列信号发生器可分 为计数型和移位型两种 计数型序列信号发生器由计数器和组合电路来构 成。计数器相当于组合电路的输入源,决定序列信号 的长度,组合电路则在这个输入源的作用下产生序列 信号。这时,计数器的输出可以供给几个组合电路, 产生几种长度相同但是序列内容不同的序列信号。 计数型序列信号发生器的设计方法 1、根据序列长度M确定触发器位数k,2k1
首页上页232233234235236237238239
热门关键字
搜索一下,找到相关课件或文库资源 2387 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有