点击切换搜索课件文库搜索结果(2530)
文档格式:DOC 文档大小:468.5KB 文档页数:20
在数字电路或系统中,常常需要各种脉冲波形,例如时钟脉冲、控制过程的定时信 号等。这些脉冲波形的获取,通常采用两种方法:一种是利用脉冲信号产生器直接产 生;另一种则是通过对已有信号进行变换,使之满足系统的要求。 本章以中规模集成电路555定时器为典型电路,主要讨论555定时器构成的施密 特触发器、单稳态触发器、多谐振荡器以及555定时器的典型应用
文档格式:PPT 文档大小:176KB 文档页数:27
7.1随机存取存储器(RAM) RAM的基本结构 RAM的存储单元 RAM的容量扩展 RAM的芯片介绍 7.2只读存储器(ROM) ROM的分类 ROM的结构及工作原理 ROM的应用 ROM的容量扩展
文档格式:PPT 文档大小:559KB 文档页数:59
8.1信号源概述 8.2正弦、脉冲及函数发生器 8.3锁相频率合成信号的产生 8.4直接数字合成技术 8.5合成信号源简介
文档格式:DOC 文档大小:842.5KB 文档页数:36
时序逻辑电路简称时序电路,与组合逻辑电路并驾齐驱,是数字电路两大重要分支 之一。本章首先介绍时序逻辑电路的基本概念、特点及时序逻辑电路的一般分析方法。 然后重点讨论典型时序逻辑部件计数器和寄存器的工作原理、逻辑功能、集成芯片及其 使用方法及典型应用。最后简要介绍同步时序逻辑电路的设计方法
文档格式:PPT 文档大小:3.09MB 文档页数:112
第7章时序逻辑电路 一、概述 二、时序逻辑电路的分析方法 三、演示文稿 四、计数器 五、寄存器和移位寄存器 六、同步时序逻辑电路的设计 七、本章小结
文档格式:DOC 文档大小:1.13MB 文档页数:16
实验一:集成逻辑门电路的测试与使用 实验二:组合逻辑电路的设计 实验三:时序逻辑电路的设计 实验四:脉冲信号的产生与变换 实验五:A/D 和 D/A 转换器及其应用 实验六:序列信号发生器的设计(设计性)
文档格式:PPT 文档大小:60.5KB 文档页数:9
一、试验地的选择(见上一章) 二、试验地的区划和标记 主要注意在进行试验地区化时要根据试验地面积、小区 大小、非试验条件差异状况、重复区、保护行等合理规划。 小区标记一般采用用罗马数字标明重复区(区组),下 角标处理代号,例如I2,Ⅳ等
文档格式:PPT 文档大小:2.38MB 文档页数:136
6.1时序电路概述 6.2同步时序逻辑电路的分析 6.3异步时序电路的分析方法 6.4同步时序电路的设计方法
文档格式:PPT 文档大小:836KB 文档页数:40
2.1分立元件门电路 2.2TTL集成逻辑门电路 2.3其他类型的TTL门电路 2.4Ms逻辑门 2.5使用逻辑门的几个实际问题
文档格式:PPT 文档大小:1.13MB 文档页数:48
3.1组合逻辑电路的分析方法 3.2组合逻辑电路的设计方法 3.3若干常用的组合逻辑电路 3.4组合逻辑电路中的竞争-冒险现象
首页上页237238239240241242243244下页末页
热门关键字
搜索一下,找到相关课件或文库资源 2530 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有