点击切换搜索课件文库搜索结果(2500)
文档格式:PPT 文档大小:3.02MB 文档页数:141
21.1脉冲信号 21.2晶体管的开关作用 21.3分立元件门电路 21.4TTL门电路 21.5mo门电路 21.6逻辑代数 21.7组合逻辑电路的分析与综合 21.8加法器 21.9编码器 21.10译码器和数字显示 21.10数据分配器和数据选择器 21.12应用举例
文档格式:PPT 文档大小:6.18MB 文档页数:30
PLD能做什么呢?可以毫不夸张的讲,PLD能完 成任何数字器件的功能,上至高性能CPU,下至简单 的74电路,都可以用PLD来实现。PLD如同一张白纸 或是一堆积木,工程师可以通过传统的原理图输入 法,或是硬件描述语言自由的设计一个数字系统。 通过软件仿真,我们可以事先验证设计的正确性。 在PCB完成以后,还可以利用PLD的在线修改能力, 随时修改设计而不必改动硬件电路。使用PLD来开发 数字电路,可以大大缩短设计时间,减少PCB面积, 提高系统的可靠性。PLD的这些优点使得PLD技术在 90年代以后得到飞速的发展,同时也大大推动了EDA 软件和硬件描述语言(HDL)的进步
文档格式:PPT 文档大小:344.5KB 文档页数:32
调制解调器结合了数据通信和计算机技术,用于数据通信的一个重要设备,在 网络连接和远程访问方面也起着重要作用。 调制解调器主要用于在模拟线路上传输数字信息
文档格式:PPT 文档大小:2.33MB 文档页数:38
6.1幅度调制 6.1.1标准幅度调制 6.1.2抑制载波调幅、单边帯调幅和残留边带调幅 6.1.3正交幅度调制与解调 6.1.4数字信号调幅 6.2角度调制 6.2.1角调调制的基本概念 6.2.2频率调制信号的性质
文档格式:PPT 文档大小:1.67MB 文档页数:135
2.1组合逻辑电路的分析与设计方法 2.2加法器 2.3数值比较器 2.4编码器 2.5译码器 2.6数据选择器 2.7数据分配器 2.8只读存储器(ROM) 2.9可编程逻辑器件(PLD)
文档格式:PPT 文档大小:2.68MB 文档页数:170
3.1触发器 3.2时序逻辑电路的分析与设计方法 3.3计数器 3.4寄存器 3.5顺序脉冲发生器 3.6随机存取存储器(roM)
文档格式:DOC 文档大小:21KB 文档页数:1
5-1420km,280km,50km 5-22048kb/s;6.1×10 5-3抖动是数字信号在各有效瞬间对标准时间位置的偏差。时钟抖动造成系统误码增加 5-10输入抖动容限是系统能容忍的输入信号中引入的抖动最大值。该参数反映系统对抖动的承受能力
文档格式:PPT 文档大小:619.5KB 文档页数:78
2.1概述 2.2采样过程 2.3采样定理 2.4频率混淆及其消除的措施 2.6模拟信号的采样控制方式 2.7量化与量化误差 2.8编码
文档格式:PPT 文档大小:195KB 文档页数:30
通信自动化系统( c ommunication automat ion System,CAS)是智能大厦的“中枢神经”系统,满足 办公自动化、大厦内外通信的需要,提供最有效的信息 服务。 智能大厦的通信网络是以数字程控交换机为核心, 以话音信号为主,并兼有数据信号、传真、图像资料传、输的通信网络
文档格式:PDF 文档大小:100.3KB 文档页数:4
一、位同步系统的性能及其相位误差对性能的影响 与载波同步系统相似,位同步系统的性能指标主要有相位误差、同步建立时 间、同步保持时间及同步带宽等。下面结合数字锁相环介绍这些指标,并讨论相 位误差对误码率的影响
首页上页241242243244245246247248下页末页
热门关键字
搜索一下,找到相关课件或文库资源 2500 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有