点击切换搜索课件文库搜索结果(2602)
文档格式:PDF 文档大小:235.27KB 文档页数:26
第五章作业 1. 并行信号赋值语句有哪两种形式?请将两种 形式做比较。 2. VHDL中主要有哪几种延迟类型?它们有什 么区别?
文档格式:DOC 文档大小:2.69MB 文档页数:21
一、判断下列说法是否正确,用“√”或“×”表示判断结果。 (1)运算电路中一般均引入负反馈。() (2)在运算电路中,集成运放的反相输入端均为虚地。()
文档格式:PDF 文档大小:254.13KB 文档页数:31
第一章作业 1. Top_Down设计方法主要包括哪几个层 次?分别包含什么内容? 2. 什么是IP核?学习VHDL与掌握IP核技 术的关系是什么? 7. FPGA/CPLD的主要优缺点是什么? ASIC的主要优缺点是什么?
文档格式:PDF 文档大小:349.71KB 文档页数:53
一、 组合逻辑电路设计 二、时序逻辑电路设计
文档格式:DOC 文档大小:9.12MB 文档页数:22
一、在括号内填入“√”或“×”,表明下列说法是否正确。 (1)若放大电路的放大倍数为负,则引入的反馈一定是负反馈。() (2)负反馈放大电路的放大倍数与组成它的基本放大电路的放大倍数量纲相同。()
文档格式:DOC 文档大小:4.5MB 文档页数:16
一、选择正确答案填入空内。 (1)测试放大电路输出电压幅值与相位的变化,可以得到它的频率响应,条件是 A.输入电压幅值不变,改变频率 B输入电压频率不变,改变幅值 C.输入电压的幅值与频率同时变化
文档格式:PDF 文档大小:133.01KB 文档页数:10
基本门电路的设计(采用数据流设计 ) 基本门电路表达简单逻辑关系,采用简单的赋值语句就能方 便地实现;没有必要采用更复杂的结构
文档格式:PDF 文档大小:455.1KB 文档页数:18
工程坯流片 IC设计者在集成电路设计开发阶段,为了验证自己所 设计的集成电路是否成功,必须进行工程坯流片。 集成电路设计者自己进行工程坯流片时,往往一片晶 圆上只能验证一个设计项目(产品),而每次工程坯 流片FOUNDRY至少提供6-12片,制造出的芯片数量 将达到成千上万片,远多于设计阶段产品测试所需的 数量。如果设计成功,则可以将多余的芯片作为商品 出售,如果设计中存在问题,则所有芯片全部报废。 然而多数情况下,一个设计需要至少进行两次工程坯 流片才能成功,由此造成了极大人力和财力的浪费
文档格式:PDF 文档大小:101.32KB 文档页数:11
时序电路的信号变化特点: 同步时序电路以时钟信号为驱动;电路内部信号的变化 (或输出信号的变化)只发生在特定的时钟边沿;其他时刻 输入信号的变化对电路不产生影响;
文档格式:PDF 文档大小:305.86KB 文档页数:7
系统设计:芯片的功能、尺寸、外部接口、 性能、速度、成本等; 功能设计:系统功能块分割、功能框图 信号流程图、状态转换图等 逻辑设计:各功能块的逻辑表达、逻辑电路图等 功能仿真:不考虑电路连线延时
首页上页242243244245246247248249下页末页
热门关键字
搜索一下,找到相关课件或文库资源 2602 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有