综合搜索课件包文库(338)
文档格式:PPT 文档大小:1.58MB 文档页数:98
第3章分布式数据库中的查询处理和优化 1.分布式查询优化概述 2.分布式查询优化基础知识 3.分布式查询分类和层次结构 4.基于关系代数等价变换的查询优化处理 5.基于半连接算法的查询优化处理 6.基于直接连接算法的查询优化处理 7.直接连接操作的常用策略
文档格式:PDF 文档大小:960.84KB 文档页数:21
• 对称元素 • 按对称性对分子分类 • 分子的极性和手性 • 群论 • 关于对称性的系统讨论,将对称操作数值化 • 特征值表 • 对称性的应用
文档格式:PPT 文档大小:164.5KB 文档页数:39
为了让计算机处理各种数据,首先就应该把 源数据输入到计算机中;计算机处理结束后,再 将目标数据信息以人能够识别的方式输出。C语 言中的输入输出操作,是由C语言编译系统提供 的库函数来实现
文档格式:DOC 文档大小:2.84MB 文档页数:78
活塞式压缩机结构、运转及性能实验 离心泵性能测试 内压薄壁容器应力测定 外压圆筒失稳实验 高压容器爆破实验 超声波探伤实验 换热器总传热系数的测定 精馏操作与塔效率的测定 搅拌反应器性能实验 碳钢极化曲线测定 不锈钢钝化曲线测定 振动测量 临界转速测量 法兰非金属垫片密封性能实验 传感器系统综合实验 二容水箱液位控制实验 雷诺实验
文档格式:PPT 文档大小:179.5KB 文档页数:32
为了让计算机处理各种数据,首先就应该把 源数据输入到计算机中;计算机处理结束后,再 将目标数据信息以人能够识别的方式输出。C语 言中的输入输出操作,是由C语言编译系统提供 的库函数来实现
文档格式:DOC 文档大小:4.9MB 文档页数:276
第 1 章 数据结构与算法. 3 第 2 章 程序设计基础. 27 第 3 章 软件工程基础 . 35 第 4 章 数据库基本原理. 58 第 5 章 Visual FoxPro 6.0 基础. 82 第6章 Visual FoxPro 基本数据元素 . 93 第 7 章 Visual Foxpro 数据库的基本操作 .114 第 8 章 关系型数据库标准语言 SQL.186 第 9 章 项目管理器、设计器和向导使用 .200 第 10 章 Visual FoxPro 程序设计基础 .235
文档格式:PPT 文档大小:2.28MB 文档页数:10
中央处理器(CPU)是整个单片机的核心部件,是8位数据宽度的处 理器,能处理8位二进制数据或代码,CPU负责控制、指挥和调度整 个单元系统协调的工作,完成运算和控制输入输出功能等操作
文档格式:PPT 文档大小:1.88MB 文档页数:109
2.1 AT89S52单片机的硬件组成 2.2 AT89S52的引脚功能 2.2.1 电源及时钟引脚 2.2.2 控制引脚 2.2.3 并行I/O口引脚 2.3 AT89S52的CPU 2.3.1 运算器 2.3.2 控制器 2.4 AT89S52的存储器结构 2.4.1 程序存储器空间 2.4.2 数据存储器空间 2.4.3 特殊功能寄存器 2.4.4 位地址空间 2.4.5 存储器结构总结 2.5 AT89S52的并行I/O端口 2.5.1 P0口 2.5.2 P1口 2.5.3 P2口 2.5.4 P3口 2.6 时钟电路与时序 2.6.1 时钟电路设计 2.6.2 时钟周期、机器周期、指令周期与指令时序 2.7 复位操作和复位电路 2.7.1 复位操作 2.7.2 复位电路设计 2.8 AT89S52单片机的最小应用系统 2.9 看门狗定时器(WDT)功能简介 2.10 低功耗节电模式 2.10.1 空闲模式 2.10.2 掉电运行模式
文档格式:PPT 文档大小:1.88MB 文档页数:109
2.1 AT89S52单片机的硬件组成 2.2 AT89S52的引脚功能 2.2.1 电源及时钟引脚 2.2.2 控制引脚 2.2.3 并行I/O口引脚 2.3 AT89S52的CPU 2.3.1 运算器 2.3.2 控制器 2.4 AT89S52的存储器结构 2.4.1 程序存储器空间 2.4.2 数据存储器空间 2.4.3 特殊功能寄存器 2.4.4 位地址空间 2.4.5 存储器结构总结 2.5 AT89S52的并行I/O端口 2.5.1 P0口 2.5.2 P1口 2.5.3 P2口 2.5.4 P3口 2.6 时钟电路与时序 2.6.1 时钟电路设计 2.6.2 时钟周期、机器周期、指令周期与指令时序 2.7 复位操作和复位电路 2.7.1 复位操作 2.7.2 复位电路设计 2.8 AT89S52单片机的最小应用系统 2.9 看门狗定时器(WDT)功能简介 2.10 低功耗节电模式 2.10.1 空闲模式 2.10.2 掉电运行模式
文档格式:PDF 文档大小:3MB 文档页数:100
基本原则之一:面积和速度的平衡与互换; 基本原则之二:硬件原则; 基本原则之三:系统原则; 基本原则之四:同步设计原则; 基本设计思想与技巧之一:乒乓操作; 基本设计思想与技巧之二:串并转换; 基本设计思想与技巧之三:流水线操作; 基本设计思想与技巧之四:数据接口的同步方法; 常用模块之一:RAM; 常用模块之二:全局时钟资源与时钟锁相环; 常用模块之三:全局复位/置位信号; 常用模块之四:高速串行收发器。 HDL语言的层次含义; ·Coding Style的含义; ·结构层次化编码; ·模块的划分的技巧; 比较判断语句case和if...else的优先级; 慎用锁存器(Latch); ·使用Pipelining方法优化时序; 模块复用与Resource Sharing; 逻辑复制; 香农扩展; 信号敏感表; 复位逻辑; FSM设计的一般型原则; 用Verilog语言设计FSM的技巧; ·CPLD原理与设计方法
首页上页2728293031323334下页末页
热门关键字
搜索一下,找到相关课件或文库资源 338 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有