点击切换搜索课件文库搜索结果(345)
文档格式:PPT 文档大小:5.93MB 文档页数:436
目 录 第一章 数字电路基础知识 1.1 数字信号与模拟信号 1.2 数制 1.3 码制 1.4 算数运算与逻辑运算 1.5 数字电路的学习指导 第二章 逻辑函数及其简化 2.1 逻辑代数 2.2 逻辑函数的简化 第三章 集成逻辑门 3.1 晶体管的开关特性 3.2 TTL集成逻辑门 3.3 CMOS集成逻辑门电路 第四章 组合逻辑电路 4.1 组合逻辑电路的分析 4.2 组合逻辑电路的设计 4.3 组合逻辑电路的竞争- 冒险现象 目 录 第五章 触发器 5.1 基本RS触发器 5.2 RS触发器 5.3 JK触发器 5.4 D触发器 5.5 T触发器和T`触发器 5.6 各种触发器功能的比较和电路结构 5.7 触发器的应用 第六章 时序逻辑电路 6.1 时序逻辑电路分析 6.2 时序逻辑电路设计 第七章 数字电路的制图与读图 7.1 数字电路的制图 7.2 数字电络的读图 第八章 半导体存储器 8.1 概述 8.2 顺序存取存储器 8.3 随即存取存储器 8.4 只读存储器 8.5 存储器的应用举例 第九章 可变器件及电子设计自动化软件 9.1 可编程器件 9.2 可编程器件的编程工具及编程模式 第十章 脉冲单元电路 10.1 脉冲信号 10.2 标准集成电路构成的脉冲单元电路 10.3 555定时器及应用 第十一章 数/模转换器和模/数转换器 11.1 数/模与模/数转换器概述 11.2 数/模转换器 11.3 模/数转换器 11.4 集成数/模和模/数转换器件及其应用
文档格式:DOC 文档大小:715KB 文档页数:22
本章首先介绍分析和设计数字电路时常用的数学工具--逻辑代数和卡 诺图,包括逻辑代数的基本公式和基本定律,逻辑函数的代数化简法和卡诺图化简法。 然后介绍组合逻辑电路的分析方法与设计方法。另外,按其结构和工作原理不同,数字 电路可分为两大类,组合逻辑电路和时序逻辑电路
文档格式:PDF 文档大小:847.38KB 文档页数:30
实验一 门电路逻辑功能及测试 实验二 组合逻辑电路 实验三 译码器和数据选择器 实验四 触发器 实验五 时序电路测试及研究 实验六 计数译码显示电路的设计 实验七 555时基电路的应用 实验八 数字电子秒表
文档格式:PPT 文档大小:927.5KB 文档页数:36
7.1 PLD 概述 7.1.1 PLD 的电路结构及分类 7.1.2 PLD 的编程工艺及描述的逻辑规则和符号 7.1.3 PLD 的设计过程及主要优点 7.2 只读存储器 7.2.1 ROM 的内部结构 7.2.2 用ROM 实现组合逻辑设计 7.2.3 常用的LSI ROM器件 7.3 可编程逻辑阵列 7.4 可编程阵列逻辑 7.4.1 组合PAL器件 7.4.2 时序PAL器件 7.5 通用逻辑阵列概述 7.5.1 GAL器件的主要特点 7.5.2 GAL器件的基本机构 7.5.3 GAL器件的命名及分类 7.6 硬件描述语言
文档格式:PPT 文档大小:6.46MB 文档页数:200
第一章VHDL的程序结构和软件操作 1-1 VHDL程序的基本结构 1-2软件操作—Max+plusⅡ的操作 第二章 VHDL语言要素 第三章 VHDL顺序语句 第四章 VHDL并行语句 4.1 并行语句概述 4.2 并行信号赋值语句 4.3 进程语句(process) 4.4 元件例化语句 4.5 生成语句(for-generate) 第五章 组合逻辑电路的设计和分析 5.1 概述 5.2 编码器 5.3 译码器 5.4 简单数字显示系统 5.5 其它 第六章 时序逻辑电路的设计和分析 6.2 触发器 6.3 计数器 6.4 分频器 6.5 寄存器 6.1 概述
文档格式:PPT 文档大小:7.25MB 文档页数:200
第一章VHDL的程序结构和软件操作 1-1 VHDL程序的基本结构 1-2软件操作—Max+plusⅡ的操作 第二章 VHDL语言要素 第三章 VHDL顺序语句 第四章 VHDL并行语句 4.1 并行语句概述 4.2 并行信号赋值语句 4.3 进程语句(process) 4.4 元件例化语句 4.5 生成语句(for-generate) 第五章 组合逻辑电路的设计和分析 5.1 概述 5.2 编码器 5.3 译码器 5.4 简单数字显示系统 5.5 其它 第六章 时序逻辑电路的设计和分析 6.2 触发器 6.3 计数器 6.4 分频器 6.5 寄存器 6.1 概述
文档格式:PDF 文档大小:71.9MB 文档页数:171
第 1 章 概述.1 1.1 数字逻辑.1 1.2 Verilog. 2 第 2 章 基本逻辑门.3 2.1 真值表和逻辑表达式.3 2.1.1 三种基本逻辑门.3 2.1.2 四种常用逻辑门.4 2.2 基于乘积和的设计.6 2.3 基于和项积的设计.8 第 3 章 现场可编程门阵列(FPGA). 21 第 4 章 Basys2 原理图. 25 第 5 章 组合逻辑.32 第 6 章 运算电路.83 第 7 章 时序电路. 110 附录 A 代码仿真及设计实现. 161
文档格式:DOC 文档大小:160KB 文档页数:14
一、状态分配(State assignment) 非常不幸虽然状态分配是重要的,但其处理又是非常棘手的。 原因:1.随状态数的增加,可能的分配方案数急剧增大; 2.没有找到一个简单有效的方法从中选择最佳方案
文档格式:PDF 文档大小:1.23MB 文档页数:23
单稳态与无稳态电路 锁存器与触发器 时序电路分析 计数器与移位寄存器 双稳态元件
文档格式:PPT 文档大小:1.56MB 文档页数:53
8.1 数字系统的基本模型 8.1.1 信息处理单元的构成 8.1.2 控制单元CU的构成 8.2 数字系统设计的描述工具 8.2.1 方框图 8.2.2 定时图 (时序图、时间关系图) 8.2.3 逻辑流程图 8.2.4 ASM图
首页上页2829303132333435下页末页
热门关键字
搜索一下,找到相关课件或文库资源 345 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有