点击切换搜索课件文库搜索结果(3419)
文档格式:PDF 文档大小:235.68KB 文档页数:15
5.1 信号的分类 静态同步 ASIC 中的所有信号可以分为以下三种:时钟、控制信号和数据
文档格式:PPT 文档大小:6.46MB 文档页数:200
第一章VHDL的程序结构和软件操作 1-1 VHDL程序的基本结构 1-2软件操作—Max+plusⅡ的操作 第二章 VHDL语言要素 第三章 VHDL顺序语句 第四章 VHDL并行语句 4.1 并行语句概述 4.2 并行信号赋值语句 4.3 进程语句(process) 4.4 元件例化语句 4.5 生成语句(for-generate) 第五章 组合逻辑电路的设计和分析 5.1 概述 5.2 编码器 5.3 译码器 5.4 简单数字显示系统 5.5 其它 第六章 时序逻辑电路的设计和分析 6.2 触发器 6.3 计数器 6.4 分频器 6.5 寄存器 6.1 概述
文档格式:DOC 文档大小:24KB 文档页数:1
1、教学体系体现培养目标。本课程根据高职教育特点,建立了新的教学体系,以精度设计和精度检测为主线,以模块组织教学,突岀了精度设计和检测能力的培养
文档格式:DOC 文档大小:42KB 文档页数:5
任何一台机器的设计,除了运动分析、结构设计、强度、刚度计算外,还要进行精度设 计。研究机器的精度时,要处理好机器的使用要求与制造工艺的矛盾。解决的方法是规定合 理的公差,并用检测手段保证其贯彻实施。由此可见,“公差”在生产中是非常重要的
文档格式:PPT 文档大小:1.06MB 文档页数:51
§6-1 轮系的类型与应用 §6-2 轮系的传动比计算 §6-3 行星轮系的效率 §6-4 行星轮系的设计 §6-5 其它行星传动简介
文档格式:PDF 文档大小:235.81KB 文档页数:31
VHDL hierarchical design requires Component Declarations and Component Instantiations top.vhd entity-architecture “top” component “mid_a” ,component “mid_b
文档格式:PDF 文档大小:352.95KB 文档页数:38
一个简单频率计的设计(带BCD计数器、LED 七段码显示控制) 频率计的基本原理:将输入信号频率与基准时钟 频率进行比较
文档格式:PDF 文档大小:862.32KB 文档页数:49
1.文本编辑:用任何文本编辑器都可以进行,也可以用专用的 HDL编辑环境。通常VHDL文件保存为.vhd文件 2.功能仿真:将文件调入HDL仿真软件进行功能仿真,检查逻辑 功能是否正确(也叫前仿真,对简单的设计可以跳过这一步, 只在布线完成以后,进行时序仿真)
文档格式:PPT 文档大小:271KB 文档页数:62
众所周知,VB应用程序的执行是由事件驱动的, 当用户触发某一事件时,执行相应的事件过程,这些事件过程之间并没有特定的执行次序。但在每一个事件过程内部,是有一定的执行控制流程的,这就是通常所说的三种基本结构:顺序结构、分支结构、循环结构。顺序结构是最简单的一种结构,该结构按语句排列的先后顺序执行。本章的主要内容有:VB最基本的几个对象,与顺序结构有关的语句和方法。通过本章的学习,可以进行简单B程序设计
文档格式:PDF 文档大小:456.82KB 文档页数:12
段码显示驱动模式 同时点亮七段显示器的七节LED,将需电流: 10mA×7=70mA 若同时点亮6个七段显示器,则总电流高达: 70mA×6=420mA≈0.5A
首页上页328329330331332333334335下页末页
热门关键字
搜索一下,找到相关课件或文库资源 3419 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有