点击切换搜索课件文库搜索结果(609)
文档格式:PPT 文档大小:115.5KB 文档页数:33
目的要求: 1、熟悉建筑平面的组成及其相互之间的联系 2、掌握建筑平面的功能分析和组合方式; 3、了解建筑平面组合和结构布置的关系 4、熟悉国家建筑设计面积定额指标和建筑防火设计规范; 5、熟悉建筑平面与剖面、立面的关系,能够 进行民用建筑的平面的初步设计教学内容:
文档格式:PDF 文档大小:29.29MB 文档页数:119
第一节 城市空间的定义及其构成素 第二节 空间的类型、模式与特性 第三节 空间的静态构成与组合技巧 第四节 空间的动态构成与组合技巧
文档格式:DOC 文档大小:27KB 文档页数:2
一.填空(20分,每空0.5分) 1.园林设计必须遵循的原则:适用、经济、美观。 2.园林的形式为四类:规则式、自然式、混合式和自由式。 3.颐和园中的廓如亭与南湖岛通过十七孔桥的连接达到拟对称均衡的效果。 4.园林中的墙,常作成漏花墙或栅栏墙这就打破了实墙的沉重闭塞感,产生虚实对比的效果。 5.园林中小型景物的合适视距约为景物高度的3倍。宽度大于高度的景物,合适视距约为景物宽度的1.2倍
文档格式:PPT 文档大小:248KB 文档页数:21
数字电路主要内容 1.分析:已知逻辑电路,分析其 2.逻辑功能(包括画波形图) 3.组合逻辑电路设计:给定逻辑功能,设计最 简逻辑电路 CP电平触发
文档格式:PPT 文档大小:7.25MB 文档页数:200
第一章VHDL的程序结构和软件操作 1-1 VHDL程序的基本结构 1-2软件操作—Max+plusⅡ的操作 第二章 VHDL语言要素 第三章 VHDL顺序语句 第四章 VHDL并行语句 4.1 并行语句概述 4.2 并行信号赋值语句 4.3 进程语句(process) 4.4 元件例化语句 4.5 生成语句(for-generate) 第五章 组合逻辑电路的设计和分析 5.1 概述 5.2 编码器 5.3 译码器 5.4 简单数字显示系统 5.5 其它 第六章 时序逻辑电路的设计和分析 6.2 触发器 6.3 计数器 6.4 分频器 6.5 寄存器 6.1 概述
文档格式:PPT 文档大小:6.46MB 文档页数:200
第一章VHDL的程序结构和软件操作 1-1 VHDL程序的基本结构 1-2软件操作—Max+plusⅡ的操作 第二章 VHDL语言要素 第三章 VHDL顺序语句 第四章 VHDL并行语句 4.1 并行语句概述 4.2 并行信号赋值语句 4.3 进程语句(process) 4.4 元件例化语句 4.5 生成语句(for-generate) 第五章 组合逻辑电路的设计和分析 5.1 概述 5.2 编码器 5.3 译码器 5.4 简单数字显示系统 5.5 其它 第六章 时序逻辑电路的设计和分析 6.2 触发器 6.3 计数器 6.4 分频器 6.5 寄存器 6.1 概述
文档格式:PPT 文档大小:297.5KB 文档页数:8
缩小电路的体积、减小连线、提高电路的可靠性,使设计的 工作量大为减少 多路选择器、译码器、全加器和只读存储器 逻辑函数式对照法
文档格式:PPT 文档大小:2.67MB 文档页数:142
一、门电路、触发器等称为逻辑器件 二、由逻辑器件构成,能执行某单一功能的电路,如计数器、译码器、加法器等,称为逻辑功能部件; 三、由逻辑功能部件组成的能实现复杂功能 的数字电路称数字系统
文档格式:DOC 文档大小:1.4MB 文档页数:16
一、组合逻辑电路的实验 1、电路设计 例一:设计一个由与非门或数据选择器或 3/8 译码器组成的裁判表决电路, 该电路有如下功能:有 A、B、C 三名裁判,其中 A 为主裁判,B、C 为副裁判
文档格式:PPT 文档大小:702.5KB 文档页数:28
无论是组合电路,还是时序电路,其电路设计的宗 旨是一样的:在达到功能要求的前提下,使电路最稳定、 最简单。 时序逻辑电路的设计思路是:针对某一给定逻辑要 求,选择几个逻辑状态(越少越好)来描述它,再用某 种类型的触发器来实现这一逻辑功能
首页上页4243444546474849下页末页
热门关键字
搜索一下,找到相关课件或文库资源 609 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有