点击切换搜索课件文库搜索结果(6416)
文档格式:PPT 文档大小:323.5KB 文档页数:2
第1章 多媒体通信技术概论 第2章 多媒体信息编码 第3章 多媒体通信同步 第4章 多媒体通信网络环境 第5章 多媒体通信用户接入 第6章 多媒体通信协议 第7章 多媒体通信服务质量与管理 第8章 分布式多媒体应用
文档格式:DOC 文档大小:67.5KB 文档页数:26
2.1网络基础技术 2.1.1计算机网络体系结构 从本质上看,计算机网络体系结构(Network Architecture)是计算机网和它的部件所执行功能的精确定义,并用协议、实系统、逻辑环境等加以描述
文档格式:PDF 文档大小:18.11MB 文档页数:74
时序逻辑电路的输出状态不仅决定于当时的输入状态,而且与电路原来的状态有关,具有记忆功能。 触发器是时序逻辑电路的基本单元 组合逻辑电路的输出状态完全由当时的输入变量的组合状态决定,与电路的原状态无关
文档格式:PPT 文档大小:773.5KB 文档页数:62
3.1 组合逻辑电路的分析方法和设计方法 3.2 编码器 3.3 译码器 3.4 算术运算电路
文档格式:PPT 文档大小:908.5KB 文档页数:72
4.1 概 述 4.2 触发器的电路结构与动作特点 4.3 触发器的逻辑功能及其描述方法 4.4 触发器逻辑功能的转换
文档格式:PPT 文档大小:860KB 文档页数:41
时序逻辑电路由组合电路和存储电路两部分构成。按触发脉冲输入方式的不同, 时序电路可分为同步时序电路和异步时序电路。同步时序电路是指各触发器状态的变化受同一个时钟脉冲控制;而在异步时序电路中,各触发器状态的变化不受同一个时钟脉冲控制
文档格式:PPT 文档大小:107.5KB 文档页数:9
一、实验目的 1.学会组合逻辑电路的实验分析及其设计方法。 2.验证半加器、全加器的逻辑功能
文档格式:PDF 文档大小:96.81KB 文档页数:4
2.1 有两个TTL与非门G1和G2,测得它们的关门电平分别为: UOFF1=0.8 V, UOFF2=1.1V;开门电平分别为:UON1=1.9V, UON2=1.5 V。它们的输出高电平和低 电平都相等,试判断何者为优(定量说明)。 2.2 试判断图题2.2所示TTL电路能否按各图要求的逻辑关系正常工作? 若电路的接法有错,则修改电路。 图题 2.2
文档格式:PDF 文档大小:41.52KB 文档页数:2
1.1用真值表证明下列恒等式 (1)⊕B=A⊙B=AB1 (2)A(B⊕C)=AB⊕AC (3)(A+B)(A+C)(B+C)=(a+B)(a+C)
文档格式:PDF 文档大小:36.43KB 文档页数:4
一、实验目的 1.学会组合逻辑电路的实验分析及其设计方法。 2.验证半加器、全加器的逻辑功能
首页上页449450451452453454455456下页末页
热门关键字
搜索一下,找到相关课件或文库资源 6416 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有