点击切换搜索课件文库搜索结果(5431)
文档格式:PPT 文档大小:448.5KB 文档页数:21
本章主要介绍的两部分内容: 1.信号处理电路: ⑴施密特触发器 ⑵单稳态触发器 ①.用门电路构成的单稳 ②.ASIC(专用芯片)单稳 ③.用IC.555芯片产生单稳态触发器 2. 波形发生电路: ⑴.用门电路构成的波形发生电路 ⑵.施密特型多谐振荡器 ⑶.石英晶体多谐振荡器 ⑷.IC.555多谐振荡器
文档格式:PPT 文档大小:1.34MB 文档页数:26
6.1 设计时序逻辑电路的原则 6.2 时序逻辑电路的设计方法与步骤 6.3 同步时序逻辑电路设计 (时钟同步状态机的设计)
文档格式:PPT 文档大小:1.09MB 文档页数:77
• 1 学习时序逻辑电路的分析方法; • 2学习时序逻辑电路的设计方法; • 3学习中规模集成电路的应用;计数器、寄存器、移位寄存器、顺序脉冲发生器等
文档格式:PPT 文档大小:732KB 文档页数:50
• 1. 使用门构成基本R-S门 • 2. 能解释R-S门和D-门的区别 • 3. 区分门和触发器的区别 • 4. 解释R-S触发器,D-触发器和J-K触发器之间的区别 • 5. 解释边沿和主从式触发器的区别 • 6. 几个主要参数:建立时间,保存时间,最大工作频率 • 7. 触发器的基本应用
文档格式:PPT 文档大小:513.5KB 文档页数:93
• 1.MSI的应用 • 2.组合逻辑电路的分析方法 • 3.组合逻辑电路的设计方法 Sec3.1 概述 Sec3.2 组合逻辑电路的分析方法 Sec3.3 组合逻辑电路的设计方法 Sec.3.5 多路选择器 Sec3.6 译码器 Sec.3.7 组合逻辑电路的VHDL设计方法 • Sec3.7.1 VHDL设计语言 • Sec3.7.2 用VHDL设计全加器 • Sec3.7.3 VHDL多路选择器设计 • Sec3.7.4 VHDL设计译码器方法
文档格式:PPT 文档大小:1.38MB 文档页数:87
Sec2.1 CMOS 反向器 • 1.CMOS逻辑电路的逻辑电平 • 2.CMOS 反向器 Sec 2.2 CMOS 逻辑门 ➢ CMOS 与非门 ➢ CMOS 或非门 ➢ CMOS 同向缓冲逻辑门 ➢ 与-或-非门 ➢ 异或门 ➢ 三态门 Sec2.3.异或门和其他逻辑门 • 1. 异或门及其应用 • 2. 传输门及其应用 • 3. 三态门 • 4. 漏极开路门 • 5. “线与”逻辑
文档格式:PPT 文档大小:766.5KB 文档页数:51
• 1.1 概述 • 1.2 逻辑代数中的三种基本运算 • 1.3 逻辑代数的基本公式和常用公式 • 1.4 逻辑代数的基本定理 • 1.5 逻辑函数及其表示方法 • 1.6 逻辑函数的公式化简法 • 1.7 逻辑函数的卡诺图化简法 • 1.8 具有无关项的逻辑函数及其化简
文档格式:PPT 文档大小:2.31MB 文档页数:69
第10章触发器和时序逻辑电路 10.1触发器 10.2计数器 10.3寄存器 10.4脉冲信号的产生与波形变换
文档格式:PPT 文档大小:165KB 文档页数:9
18.2.1 逐次逼近式 A/D 转换器原理 18.2.2 双积分式 A/D 转换器原理 18.2.3 A/D 转换器的主要指标 18.2.4 实用的模/数转换器
文档格式:PPT 文档大小:802.5KB 文档页数:60
1.1 电路基本物理量 1.2 电路基本元件 1.3 基尔霍夫定律 1.4 电路分析方法 1.5 电路定理 1.6 电路过渡过程分析
首页上页516517518519520521522523下页末页
热门关键字
搜索一下,找到相关课件或文库资源 5431 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有