点击切换搜索课件文库搜索结果(5963)
文档格式:PPT 文档大小:3.09MB 文档页数:112
第7章时序逻辑电路 一、概述 二、时序逻辑电路的分析方法 三、演示文稿 四、计数器 五、寄存器和移位寄存器 六、同步时序逻辑电路的设计 七、本章小结
文档格式:PPT 文档大小:2.2MB 文档页数:73
第2章逻辑代数基础 一、概述 二、逻辑函数及其表示方法 三、逻辑代数的基本定律和规则 四、逻辑函数的代数化简法 五、逻辑函数的卡诺图化简法 六、本章小结
文档格式:PDF 文档大小:124.57KB 文档页数:6
并行语句 顺序语句 体现电路硬件的特点:各元件/信号相互影响,同时发生变化 体现设计人员的思路:现象的因果关系、局部与整体的关系 并行语句 模拟结构体中电路硬件的变化特点
文档格式:PDF 文档大小:83.85KB 文档页数:7
VHDL 允许用户自行定义类型; 自定义类型的元素实际上全部来自预定义类型; 用户定义类型必须在使用以前进行类型说明; (在结构体、函数、过程、进程的说明部分进行说明) 最常用的用户定义类型形式为:
文档格式:PDF 文档大小:116.31KB 文档页数:6
Very high speed integration circuits HDL 起源: 1985 年,美国国防部提出计划; 1987 年成为 IEEE1076 标准; 1993 年进一步修订完善; 是目前标准化程度最高,适应性最广的 HDL 语言; 特点:
文档格式:PDF 文档大小:305.86KB 文档页数:7
系统设计:芯片的功能、尺寸、外部接口、 性能、速度、成本等; 功能设计:系统功能块分割、功能框图 信号流程图、状态转换图等 逻辑设计:各功能块的逻辑表达、逻辑电路图等 功能仿真:不考虑电路连线延时
文档格式:PDF 文档大小:101.32KB 文档页数:11
时序电路的信号变化特点: 同步时序电路以时钟信号为驱动;电路内部信号的变化 (或输出信号的变化)只发生在特定的时钟边沿;其他时刻 输入信号的变化对电路不产生影响;
文档格式:PDF 文档大小:494.47KB 文档页数:21
一、对VHDL程序的宏观结构有一个明确的概念性认识; 二、认识实体、构造体的基本格式 三、理解实体、构造体在VHDL程序中的基本功能 四、能够尝试编写简单的VHDL程序
文档格式:PDF 文档大小:862.32KB 文档页数:49
1.文本编辑:用任何文本编辑器都可以进行,也可以用专用的 HDL编辑环境。通常VHDL文件保存为.vhd文件 2.功能仿真:将文件调入HDL仿真软件进行功能仿真,检查逻辑 功能是否正确(也叫前仿真,对简单的设计可以跳过这一步, 只在布线完成以后,进行时序仿真)
文档格式:PDF 文档大小:352.95KB 文档页数:38
一个简单频率计的设计(带BCD计数器、LED 七段码显示控制) 频率计的基本原理:将输入信号频率与基准时钟 频率进行比较
首页上页569570571572573574575576下页末页
热门关键字
搜索一下,找到相关课件或文库资源 5963 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有