点击切换搜索课件文库搜索结果(314)
文档格式:PPT 文档大小:99KB 文档页数:5
第二节总线 5.2.1总线定义、特点和实体 1.定义:一组能为多个部件分时共享的信息传送线路。 2.特点:分时、共享。 通常作法:发送部件通过0C组件或三态门分时发送信息,由打入脉冲将信息送入指定接收部件
文档格式:PDF 文档大小:2.2MB 文档页数:82
第1 章 ADS集成开发环境及EasyJTAG 仿真器应用 1.1 ADS 集成开发环境的组成 1.1.1 CodeWarrior IDE 简介 1.1.2 AXD 调试器简介 1.2 工程的编辑 1.2.1 建立工程 1.2.2 建立文件 1.2.3 添加文件到工程. 1.2.4 编译连接工程. 1.2.5 打开旧工程. 1.3 工程的调试 1.3.1 选择调试目标 1.3.2调试工具条 1.4 LPC2200 系列ARM7 微控制器工程模板 1.4.1 为ADS1.2 增加LPC2200 专用工程模板 1.4.2 使用LPC2200 专用工程模板建立工程 1.4.3 模板适用范围 1.5 EasyJTAG 仿真器的安装与应用 1.5.1 安装EasyJTAG 仿真器 1.5.2 使用EasyJTAG 仿真器 1.6 固化程序 1.6.1 片内FLASH 的固化 1.6.2 片外FLASH 的固化 第2章 基础实验 2.1 外部中断实验 2.2 外部存储器接口实验 2.3 定时器实验 2.4 UART 实验 2.5 I 2 C 接口实验 2.6 SPI 接口实验 2.7 RTC 实验 2.8 低功耗实验 第3章 基于μC/OS-II 的基础实验 3.1 SPI 总线的LED 控制应用. 3.2 I 2 C 总线的EEPROM 应用 C 总线的ZLG7290 应用 3.4 LPC2000 系列微控制器MODEM 接口软件包 3.4.1 概述 3.4.2 软件包的使用 3.4.3 设计原理
文档格式:PPT 文档大小:697KB 文档页数:30
一、多总线结构,三组16-bit数据总线和一组程序总线 二、40-bit算术逻辑单元(ALU),包括一个40-bit的桶形 三、移位器和两个独立的40-bit加器 四、17x17-bit并行乘法器,连接一个40-bit的专用加法器
文档格式:PPT 文档大小:1.24MB 文档页数:112
6.1 数据通信基础 6.1.1 数据通信系统 6.1.2 数据传输编码 6.1.3 通信同步技术 6.1.4 常用传输介质 6.2 通信网络技术 6.2.1 网络拓扑结构 6.2.2 网络控制方法 6.2.3 差错控制技术 6.3 网络体系结构 6.4 串行通信总线 6.4.1 RS-232C通信总线 6.4.2 RS-422/485通信总线
文档格式:PPT 文档大小:312KB 文档页数:81
第3章总线、中断与1/0系统 3.1输入输出系统概述 3.2总线设计 3.3中断系统 3.4通道处理机 3.5外围处理机
文档格式:PPT 文档大小:340.5KB 文档页数:29
8.1 I2C串行总线的组成及工作原理 8.2 80C51单片机I2C串行总线器件的接口
文档格式:PPT 文档大小:1.13MB 文档页数:45
第一节PC系统总线 第二节PC外总线
文档格式:PPT 文档大小:697KB 文档页数:30
一、多总线结构,三组16-bit数据总线和一组程序总线 二、40-bit算术逻辑单元(ALU),包括一个40- bit的桶形 三、移位器和两个独立的40-bit加器 四、17x17-bit并行乘法器,连接一个40-bit的专用加法器
文档格式:PDF 文档大小:2.14MB 文档页数:104
1 总线定义及分类 2 几种常用芯片 3 8086的引脚功能及时序 4 系统总线的形成 5 8088与8086的差异
文档格式:PPT 文档大小:99KB 文档页数:5
第二节总线 5.2.1总线定义、特点和实体 1.定义:一组能为多个部件分时共享的信息传送线路。 2.特点:分时、共享。 通常作法:发送部件通过0C组件或三态门分时发送信息,由打入脉冲将信息送入指定接收部件
首页上页4567891011下页末页
热门关键字
搜索一下,找到相关课件或文库资源 314 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有