点击切换搜索课件文库搜索结果(197)
文档格式:PPT 文档大小:242.5KB 文档页数:30
一、调度的分类 二、有关的状态和队列转换 三、调度的准则 四、不同的调度算法
文档格式:PDF 文档大小:1.96MB 文档页数:37
组合逻辑电路设计实例 一、简单门电路 二、加法器 三、编码译码器 四、多路处理器
文档格式:PPT 文档大小:844KB 文档页数:123
第9章 输入输出组织 ● 输入输出组织是用来控制外设与内存或CPU之间进行数据交换的机构;是计算机系统中重要的软、硬件结合的子系统。 ● 通常把I/O设备及其接口线路、控制部件、通道或I/O处理器以及I/O软件统称为输入输出系统,其要解决的问题是对各种形式的信息进行输入和输出的控制。 ● 重点介绍I/O接口的功能和结构、I/O设备的编址和寻址、以及在主机和外设间进行数据传送的各种输入输出控制方式等内容
文档格式:PPT 文档大小:1.14MB 文档页数:58
2.1概述 2.2中央处理器CPU 2.3存储器 2.4总线与输入/输出接口电路 2.5输入/输出设备
文档格式:DOC 文档大小:4.27MB 文档页数:32
并行计算PC机群的构建 随着计算机硬件技术的高速发展,处理器和网络的性能不断地迅速提高和价格的日益 下降,使得并行计算日益从传统的超级计算平台转移到由一组高性能节点或工作站/PC机 构成的称之为机群的计算平台上,从而机群成为构建可扩放并行计算机的一大趋势
文档格式:DOC 文档大小:46KB 文档页数:3
1、根据9.3.2节所讨论的矩阵向量乘法,试证明:在p个处理器的超立方上, 用SF选路方法进行矩阵-向量乘法,其并行运行时间约为 n2lp+ log+(3/2)tn(n/p)log
文档格式:DOC 文档大小:24KB 文档页数:1
1.①试证明:当n≥p时,算法6.1的时间复杂度为logn p ②令表示P中第j段中的元素数,试证明算法61在执行过程中,处理器中所积累 的元素数目不会超过2n/p,即∑<
文档格式:DOC 文档大小:26KB 文档页数:2
1.试证明 Brent定理:令W(n)是某并行算法A在运行时间T(n)内所执行的运算数量, 则A使用p台处理器可在t(n)=((n)p+(n)时间内执行完毕
文档格式:PPT 文档大小:473KB 文档页数:16
中央处理器(CPU) 1、主要性能指标: 总线宽度:8~64位(CPU划代的基本标志时钟频率:MHz(兆赫兹)、GHz(吉赫兹缓冲存储器(Cache):Mb、Gb字节 2、主要生产厂商:
文档格式:PPT 文档大小:278KB 文档页数:75
一、概述 二、SHARC系列DSP的处理器核 三、SHARC系列DSP的存储器 四、SHARC系列DSP的集成外部接口(DMA、链路口、串行口、主机接口)
首页上页56789101112下页末页
热门关键字
搜索一下,找到相关课件或文库资源 197 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有