正在加载图片...
7、集成逻辑门电路 (1)TL与非门 TIL与非门是一典型的集成逻辑门电路,它的功能及电路符号同前面介绍的分立元件 门电路相同。在实际中应用较多,其输出高电平UoH=36V,输出低电平UoL=0.3V,即所谓 的TIL电平。其电压传输特性如图9.8所示 主要参数有: (i)输出高电平:UoH≥24V (i)输出低电平:UoL≤04V (i),门电平Uo:输出电平Uo=09UoH时的输入电平U1,称为关门电平UoH,当U1 UoH时门肯定是“关”的。它与输入低电平Uu之差表征了输人为低电平时的抗干扰能力, 称为低电平噪声容限电压,即UNL=UoH-Un。 (ⅳv)开门电平UoN:在额定负载下,保持输出为低电平UoL所须输入的最低输入信号电 压UoN称为开门电平,U≥UoN时门肯定是“开”的。它与输入高电平Um之差表征了输人 为高电平时的抗干扰能力,称为高电平噪声容限电压,即UNH=UmH-UoN 图98所示曲线上C点对应的输入电压Ur称阈值电压或门槛电压,一般为14V。 (ⅵ)输入电流:当输入高电平时,输入电流Im是由前级门的T4管流出的,对前级门是 种“拉电流”负载。当输入低电平时,输入电流I实际上是流人前级门的Ts管的,对前级 门是一种“灌电流”负载。Im≤50μA,Iu≤16mA。 (ⅵ)扇出系数N≥8:N0是一个门的输出端能带的同类门输入端个数。由于Im≤Iu,所 以№o主要取决于输出端允许的灌电流大小,一般最大输出灌电流oLmx≥12.8mA,因此 128 16 (ⅶ)平均传输延迟时间td:理论上门的输入和输出波形均应为矩形波,但实际波形如图 99所示。在开门和关门时均有延迟,其中tpd称上升延迟时间,t2称下降延迟时间,二者 的平均值为 tpd=-(tpd+tpd) 称为平均传输延迟时间,一般在几十纳秒(ns)以下 UoH -50%U 1-50%o U E 图9.8 图99 使用时注意电源电压Ucc=+5VⅤ不得超过+10%;两个门的输出端不得短接,以免烧坏;行。 7、集成逻辑门电路 (1) TTL 与非门 TTL 与非门是一典型的集成逻辑门电路,它的功能及电路符号同前面介绍的分立元件 门电路相同。在实际中应用较多,其输出高电平 UOH=3.6V,输出低电平 UOL=0.3V,即所谓 的 TTL 电平。其电压传输特性如图 9.8 所示。 主要参数有: (i)输出高电平:UOH≥2.4V (ⅱ)输出低电平:UOL≤0.4V (ⅲ)关门电平 UOFF:输出电平 U0=0.9UOH 时的输入电平 U1,称为关门电平 UOFF,当 U1 ≤UOFF时门肯定是“关”的。它与输入低电平 UIL 之差表征了输人为低电平时的抗干扰能力, 称为低电平噪声容限电压,即 UNL=UOFF-UIL。 (iv)开门电平 UON:在额定负载下,保持输出为低电平 UOL 所须输入的最低输入信号电 压 UON 称为开门电平,UI≥UON 时门肯定是“开”的。它与输入高电平 UIH 之差表征了输人 为高电平时的抗干扰能力,称为高电平噪声容限电压,即 UNH=UIH—UON。 图 9.8 所示曲线上 C 点对应的输入电压 UT称阈值电压或门槛电压,一般为 1.4V。 (v)输入电流:当输入高电平时,输入电流 IIH 是由前级门的 T4 管流出的,对前级门是一 种“拉电流”负载。当输入低电平时,输入电流 IIL 实际上是流人前级门的 T5 管的,对前级 门是一种“灌电流”负载。IIH≤50μA,IIL≤1.6mA。 (vi)扇出系数 N0≥8:N0 是一个门的输出端能带的同类门输入端个数。由于 IIH≤IIL,所 以 N0 主要取决于输出端允许的灌电流大小,一般最大输出灌电流 IOL max≥12.8mA,因此 N0= IL OLmax I I = 1.6 12.8 =8 (ⅶ)平均传输延迟时间 tpd:理论上门的输入和输出波形均应为矩形波,但实际波形如图 9.9 所示。在开门和关门时均有延迟,其中 tpd1 称上升延迟时间,tpd2 称下降延迟时间,二者 的平均值为 tpd= 2 1 (tpd1+ tpd2) 称为平均传输延迟时间,一般在几十纳秒(ns)以下。 图 9.8 图 9.9 使用时注意电源电压 UCC=+5V 不得超过+10%;两个门的输出端不得短接,以免烧坏;
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有