正在加载图片...
第五个时钟ADS#被置起,有效地址b和第二个总线周期的总线状态被驱动送出, W/R#被驱动为高电平,表明为一个写周期, CACHE#被驱动为高电平,表明该周期 为非缓存式总线周期,故第二个总线周期为非缓存式单次传送写周期。第五个时 钟的总线状态为T12,表明有两个待完成的总线周期,处理器在为第一个周期传 送数据的同时启动了第二个总线周期,同时,下一个时钟的总线状态转换为12P。 在这个时钟里,处理器仍要对BRDY#进行采样,第三个有效的BRDY#被返回。 第六个时钟的总线状态为T2,处理器对BRDY#和NA#进行采样。第四个有效的BRDY# 被返回,因此第一个总线周期的数据传送已完成。NA#为高电平。 第七个时钟时第一个总线周期已结束。由于数据总线在读、写操作之间要完成转 向,需要一个停顿的时钟,因此该时钟的总线状态为TD。 第八个时钟开始时由于未锁存有效的NA#,因此总线状态为T2。处理器对BRDY# 和NA#进行采样。有效的BRDY#被返回,表明外部系统为响应写请求已经接受了来 自CPU的数据,第二个总线周期的数据传送结束。NA#仍为高电平。第五个时钟ADS#被置起,有效地址b和第二个总线周期的总线状态被驱动送出, W/R#被驱动为高电平,表明为一个写周期,CACHE#被驱动为高电平,表明该周期 为非缓存式总线周期,故第二个总线周期为非缓存式单次传送写周期。第五个时 钟的总线状态为T12,表明有两个待完成的总线周期,处理器在为第一个周期传 送数据的同时启动了第二个总线周期,同时,下一个时钟的总线状态转换为T2P。 在这个时钟里,处理器仍要对BRDY#进行采样,第三个有效的BRDY#被返回。 第六个时钟的总线状态为T2,处理器对BRDY#和NA#进行采样。第四个有效的BRDY# 被返回,因此第一个总线周期的数据传送已完成。NA#为高电平。 第七个时钟时第一个总线周期已结束。由于数据总线在读、写操作之间要完成转 向,需要一个停顿的时钟,因此该时钟的总线状态为TD。 第八个时钟开始时由于未锁存有效的NA#,因此总线状态为T2。处理器对BRDY# 和NA#进行采样。有效的BRDY#被返回,表明外部系统为响应写请求已经接受了来 自CPU的数据,第二个总线周期的数据传送结束。NA#仍为高电平
<<向上翻页
©2008-现在 cucdc.com 高等教育资讯网 版权所有