正在加载图片...
②可控RS触发器的逻辑状态表 R00 0 Q 不定 2.JK触发器 (1)主从型JK触发器的逻辑图(见P376图141.5) 它由两个可控RS触发器串联组成,分别称为主触发器和从触发器。 (2)主从型JK触发器的逻辑功能 ①=1,K=1时计数能: ②=0,K=0保持功能 ③=1,K=0时置1功能 ④=0,K=1置0功能 (3)K触发器的逻辑状态表: K Qn+ J00 0 0 3.D触发器 (1)D触发器的功能定义 某个时钟脉冲来到之后输出端Q的状态和该脉冲来到之前输入端D的状态一致,即 (2)D的逻辑状态表 D Qn+1 0 0 问题讨论 ◇试述RS,J,D等各种触发顺的逻辑功能,并默写出其逻辑状态表②可控 RS 触发器的逻辑状态表 2. JK 触发器 (1)主从型 JK 触发器的逻辑图(见 P376 图 14.1.5): 它由两个可控 RS 触发器串联组成,分别称为主触发器和从触发器。 (2)主从型 JK 触发器的逻辑功能: ①=1,K=1 时计数能: ②=0,K=0 保持功能 ③=1,K=0 时置 1 功能 ④=0,K=1 置 0 功能 (3)JK 触发器的逻辑状态表: J K Qn+1 0 0 Qn 0 1 0 1 0 1 1 1 n 3. D 触发器 (1) D 触发器的功能定义: 某个时钟脉冲来到之后输出端 Q 的状态和该脉冲来到之前输入端 D 的状态一致,即 Qn+1=D (2) D 的逻辑状态表: D Qn+1 0 0 1 1 ➢ 问题讨论  试述 RS,JK,D 等各种触发顺的逻辑功能,并默写出其逻辑状态表 R S Qn+1 0 0 1 1 0 1 0 1 Qn 1 0 不定 RD & G2 & G4 & G1 & G3 S CP R Qn Q Sd
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有