正在加载图片...
◇将J触发器的J和K端悬空,试分析其逻辑功能。 第2次课寄存器、计数器 学时:2学时 目的要求 1.了解寄存器、计数器的分类 2.熟悉寄存器、计数器的功能 3.掌握集成计数器的应用 三.重点:集成计数器的应用 四.难点:计数器的功能分析 五.教学方法:多媒体 六.习题安排:14.1.5 七、主要内容 14.2寄存器 寄存器用来暂时存放参与运算的数据和运算结果 寄存器常分为数码寄存器和移位寄存器两种,其区别在于有无移位的功能 1.数码寄存器 (1)电路图形:(见P379图1421) 由D触发器(上升沿触发)组成的四位数码寄存器。 (2)工作原理 ①先复位(清零),使四个触发器FF3~FFo全处于态。 ②当“寄存器指令”)正脉冲到来时,四位二进制数 dddd就存入四个触发器 2.移位寄存器 (1)电路图(见P379图14.2.2) 图14.2.2是由JK触发器组成的四位移位寄存器 (2)工作原理 设寄存的二进制数为1011,按移位脉冲(即时钟脉冲)的工作节拍从高位到低位依次串 行送到D端 ①工作之初先清零.首先D=1,第一个移位脉冲的下降沿来到时使触发器Fδ翻转,Q=1, 其他仍保持0态 ②接着D=0,第二个移位脉冲的下降沿来到时使FF0和FF1同时翻转,由于FF1的J=1,FF0 的J=0,所以Q1=1,Q=0,Q2和Q3仍为0; ③以后过程如表14.2.1所示,移位一次,存入一个新数码,直到第四个脉冲的下降沿来 到时,存数结束.这时,可以从四个触发器的Q端得到并行的数码输出 表14.2.1移位寄存器的状态表 移位脉冲数 寄存器中的数码 移位过程 左移一位 左移二位 0 0 左移三位 左移四位 14.3计数器 ●计算器能累计输入脉冲的数目,可以进行加法、减法或两者兼有的计数,可分为二进制 将 JK 触发器的 J 和 K 端悬空,试分析其逻辑功能。 第 2 次课 寄存器、计数器 一.学时:2 学时 二.目的要求: 1. 了解寄存器、计数器的分类 2. 熟悉寄存器、计数器的功能 3. 掌握集成计数器的应用 三.重点:集成计数器的应用 四.难点:计数器的功能分析 五.教学方法:多媒体 六.习题安排:14.1.5 七、主要内容 14.2 寄存器 ⚫ 寄存器用来暂时存放参与运算的数据和运算结果。 ⚫ 寄存器常分为数码寄存器和移位寄存器两种,其区别在于有无移位的功能 1.数码寄存器 (1)电路图形:(见 P379 图 14.2.1) 由 D 触发器(上升沿触发)组成的四位数码寄存器。 (2)工作原理 ①先复位(清零),使四个触发器 FF3~FF0 全处于态。 ②当“寄存器指令”)正脉冲到来时,四位二进制数 d3d2d1d0 就存入四个触发器 2.移位寄存器 (1) 电路图(见 P379 图 14.2.2) 图 14.2.2 是由 JK 触发器组成的四位移位寄存器. (2) 工作原理: ⚫ 设寄存的二进制数为 1011,按移位脉冲(即时钟脉冲)的工作节拍从高位到低位依次串 行送到 D 端 ① 工作之初先清零.首先 D=1,第一个移位脉冲的下降沿来到时使触发器 FF0 翻转,Q0=1, 其他仍保持 0 态; ② 接着 D=0,第二个移位脉冲的下降沿来到时使 FF0 和 FF1 同时翻转,由于 FF1 的 J=1,FF0 的 J=0,所以 Q1=1,Q0=0,Q2 和 Q3 仍为 0; ③ 以后过程如表 14.2.1 所示,移位一次,存入一个新数码,直到第四个脉冲的下降沿来 到时,存数结束.这时,可以从四个触发器的 Q 端得到并行的数码输出. 表 14.2.1 移位寄存器的状态表 移位脉冲数 寄存器中的数码 移位过程 Q3 Q2 Q1 Q0 0 0 0 0 0 清零 1 0 0 0 1 左移一位 2 0 0 1 0 左移二位 3 0 1 0 1 左移三位 4 1 0 1 1 左移四位 14.3 计数器 ⚫ 计算器能累计输入脉冲的数目,可以进行加法、减法或两者兼有的计数,可分为二进制
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有