数字逻辑电路实验 全加器实验 一。 实验目的 1.掌握全加器器的工作原理。 2.熟悉74LS283的逻辑功能及使用方法。 二.实验仪器与器材 1.THD-1型数字电路实验箱 2.实验器材:74LS00(4一2输入与非门) 74LS86(4-2输入异或门) 74LS283(四位并行全加器) 三.实验预习 1.复习全加器的工作原理。 2.预习报告可以用Multisim仿真。 数字逻辑电路实验 全加器实验 四.加法器简介 加法器是算术运算电路中的基本单元,是完成一位二进制相加的组合逻辑电 路。 1.半加器 只考虑两个加数本身,不考虑来自低位的进位,称为半加。如下所示为两个1位 二进制数半加运算的真值表、逻辑表达式、逻辑图及逻辑符号。 输入 输出 S=AB+AB=A⊕B 被加数加数 和 进位 C=AB A B S C A 00量 0■ 0 和 A 0 1 0 B C进位 0 1 0 1 0 1 逻辑图 逻辑符号数字逻辑电路实验 全加器实验 一. 实验目的 1.掌握全加器器的工作原理。 2.熟悉74LS283的逻辑功能及使用方法。 二.实验仪器与器材 1.THD-1型数字电路实验箱 2.实验器材:74LS00(4―2输入与非门) 74LS86(4―2输入异或门) 74LS283(四位并行全加器) 三.实验预习 1.复习全加器的工作原理。 2.预习报告可以用Multisim仿真。 数字逻辑电路实验 全加器实验 四.加法器简介 加法器是算术运算电路中的基本单元,是完成一位二进制相加的组合逻辑电 路。 1.半加器 只考虑两个加数本身,不考虑来自低位的进位,称为半加。如下所示为两个1位 二进制数半加运算的真值表、逻辑表达式、逻辑图及逻辑符号。 输入 输出 被加数 加数 和 进位 ABSC 0 0 0 0 0110 1 0 1 0 1101 S = A B+ A B = A B C = AB ⊕