正在加载图片...
6、时序逻辑电路(8学时) 了解同步时序逻辑电路与异步时序逻辑电路的区分及时序逻辑电路中“状态” 的概念。 了解移位寄存器,并入一并出寄存器的工作原理。 理解异步串行计数器的设计原则。 理解随机存储器的基本结构及工作原理。 理解中规模器件扩展的级联方法。 掌握同步时序逻辑电路的分析方法,掌握同步计数器的设计方法和步骤。 7、脉冲波形的产生和整形(4学时) 了解TTL与非门组成基本的多谐振荡器的工作原理。 理解多谐振荡器、施密特触发器、单稳态触发器的工作原理及主要参数的计 算。 掌握多谐振荡器、施密特触发器、单稳态触发器的特点及应用。 8、数模和模数转换(6学时) 了解数一模(DAC)的4位T形网络结构的工作原理。 了解并行模一数(ADC)及逐次比较(ADC)的结构及工作原理。 理解模一数(ADC)转换的基本步骤。 掌握分辨率、转换精度、转换速度等主要应用技术指标。 二、实践教学(16学时) 1.逻辑门与实验电路 学习数字逻辑实验仪的使用,了解门电路芯片的管脚识别与逻辑功能检查方 法,证明逻辑门的相互转换功能。 2.组合逻辑电路实验(综合性) 掌握组合逻辑电路的基本特征及化简技术,学习常用组合逻辑芯片的应用。 3.组合逻辑电路设计(设计性) 掌握组合逻辑电路的设计方法。 4.基本R一S触发器、D触发器、JK触发器及计数器(综合性) 熟悉基本R一S触发器的组成,工作原理和性能。研究D触发器的逻辑功能 及测试方法。学习D触发器构成异步二进制加法计数器。学习JK触发器逻辑功 能测试方法:掌握主从触发器逻辑功能转换的方法:学习四位异步二进制计数器 的组成与测试。 5.计数、译码及显示综合实验(综合性) 熟悉计数器的基本接法及测试方法,熟悉译码器的基本接法及功能,掌握十 进制计数器的计数,译码及显示的连接。 6.同步时序逻辑电路的设计(设计性) 掌握同步时序逻辑电路实验的设计方法,验证所设计的同步时序逻辑电路, 加深对同步”和“异步”的理解。 7.555集成定时器(设计性) 学习555集成定时器的基本使用方法及基本应用。 8.AD、D/A转换设计实验(设计性) 学习AD、D/A转换的应用方法。6、时序逻辑电路(8 学时) 了解同步时序逻辑电路与异步时序逻辑电路的区分及时序逻辑电路中“状态” 的概念。 了解移位寄存器,并入—并出寄存器的工作原理。 理解异步串行计数器的设计原则。 理解随机存储器的基本结构及工作原理。 理解中规模器件扩展的级联方法。 掌握同步时序逻辑电路的分析方法,掌握同步计数器的设计方法和步骤。 7、脉冲波形的产生和整形(4 学时) 了解 TTL 与非门组成基本的多谐振荡器的工作原理。 理解多谐振荡器、施密特触发器、单稳态触发器的工作原理及主要参数的计 算。 掌握多谐振荡器、施密特触发器、单稳态触发器的特点及应用。 8、数模和模数转换(6 学时) 了解数—模(DAC)的 4 位 T 形网络结构的工作原理。 了解并行模—数(ADC)及逐次比较(ADC)的结构及工作原理。 理解模—数(ADC)转换的基本步骤。 掌握分辨率、转换精度、转换速度等主要应用技术指标。 二、实践教学 (16 学时) 1.逻辑门与实验电路 学习数字逻辑实验仪的使用,了解门电路芯片的管脚识别与逻辑功能检查方 法,证明逻辑门的相互转换功能。 2.组合逻辑电路实验(综合性) 掌握组合逻辑电路的基本特征及化简技术,学习常用组合逻辑芯片的应用。 3.组合逻辑电路设计 (设计性) 掌握组合逻辑电路的设计方法。 4.基本 R—S 触发器、D 触发器、 JK 触发器及计数器(综合性) 熟悉基本 R—S 触发器的组成,工作原理和性能。研究 D 触发器的逻辑功能 及测试方法。学习 D 触发器构成异步二进制加法计数器。学习 JK 触发器逻辑功 能测试方法;掌握主从触发器逻辑功能转换的方法;学习四位异步二进制计数器 的组成与测试。 5. 计数、译码及显示综合实验(综合性) 熟悉计数器的基本接法及测试方法,熟悉译码器的基本接法及功能,掌握十 进制计数器的计数,译码及显示的连接。 6.同步时序逻辑电路的设计(设计性) 掌握同步时序逻辑电路实验的设计方法,验证所设计的同步时序逻辑电路, 加深对“同步”和“异步”的理解。 7.555 集成定时器(设计性) 学习 555 集成定时器的基本使用方法及基本应用。 8.A/D、D/A 转换设计实验(设计性) 学习 A/D、D/A 转换的应用方法
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有