正在加载图片...
833直接AD变换器 13 8331并行AD 1.组成 (1)分压器(2)比较器 (3)寄存器(4)编码器 595 2.工作原理 D, D, D 编码逻辑电路 1533 5 0000 00…1101 15"F 寄存器 11…1111 83.3并行A0原理相图 833直接A/D变换器 8331并行 1.组成 (1)分压器(2)比较器 (3)寄存器(4)编码器 351595 2.工作原理 编码逻辑电 D. D. D Q, Q6 00..0000o1 15町00“01100 .特点 5553515 优点:速度快 寄存器 缺点:元件多(2-1)1 83.3并行AD原理相图4 7 清华大学电子工程系李冬梅 8.3.3 直接A/D变换器 1.组成 (1)分压器 (2)比较器 (3)寄存器 (4)编码器 2.工作原理 VREF 15 1 0~ V VREF 15 3 ~ 15 1 V VREF 15 5 ~ 15 3 V VREF 15 15 ~ 15 13 . . . vI vC7 Q7 vC6 Q6 vC1 Q1 ... ... 0 0 0 1 0 0 0 1 0 1 1 1 0 0 1 1 . . . ... ... … ... D1 D2 D3 0 0 0 0 0 1 0 1 0 1 1 1 . . . 第八章 8.3 A/D变换器 8.3.3.1 并行A/D C7 C6 C5 + - C4 C3 C2 C1 R R R R R R R R/2 VREF v1 VREF 15 13 VREF 15 11 VREF 15 9 VREF 15 7 VREF 15 5 VREF 15 3 VREF 15 1 CP 寄存器 编 码 逻 辑 电 路 Q7 Q6 Q5 Q4 Q3 Q2 Q1 D2 D1 D0 图8.3.3 并行ADC原理框图 + - + - + - + - + - + - 8 清华大学电子工程系李冬梅 8.3.3 直接A/D变换器 1.组成 (1)分压器 (2)比较器 (3)寄存器 (4)编码器 2.工作原理 VREF 15 1 0~ V VREF 15 3 ~ 15 1 V VREF 15 5 ~ 15 3 V VREF 15 15 ~ 15 13 . . . vI vC7 Q7 vC6 Q6 vC1 Q1 ... ... 0 0 0 1 0 0 0 1 0 1 1 1 0 0 1 1 . . . ... ... … ... D1 D2 D3 0 0 0 0 0 1 0 1 0 1 1 1 . . . 第八章 8.3 A/D变换器 8.3.3.1 并行A/D 3.特点 优点:速度快 缺点:元件多 (2n-1) 3.特点 优点:速度快 缺点:元件多 (2n-1) C7 C6 C5 + - C4 C3 C2 C1 R R R R R R R R/2 VREF v1 VREF 15 13 VREF 15 11 VREF 15 9 VREF 15 7 VREF 15 5 VREF 15 3 VREF 15 1 CP 寄存器 编 码 逻 辑 电 路 Q7 Q6 Q5 Q4 Q3 Q2 Q1 D2 D1 D0 图8.3.3 并行ADC原理框图 + - + - + - + - + - + -
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有