正在加载图片...
大学电子工程 第八章8.3-8.3.34电容加权网络AD (数字信 号输出) REF 图8375位电容加权网络ADC原理图 (2)保持阶段 断开;S1S接地,S接 忽略比较器输入电流和电容的漏电流: 上极板Q保持 第八章8.3-8.3.34电容加权网络A/D 数字信 图8375位电容加权网络ADC原理图 (3)电荷重新分配阶段 ν4<0→v=H 上极板Q=-2Cv1电荷守恒 →D=1→S1不变 第一步:S1 L CC Q=C(A-VREF)+( D4=0→S1接地 +D-e 27 13 清华大学电子工程系李冬梅 C S3 S2 S1 VREF + C/2 C/4 C/8 C/16 - C/16 S4 S5 v0 控制 电路 S7 S6 v1 S8 (数字信 号输出) A vA 图8.3.7 5位电容加权网络ADC原理图 (2) 保持阶段 S7断开;S1~S6接地,S8接vREF 忽略比较器输入电流和电容的漏电流: 上极板Q保持, vA= - vI 第八章 8.3 -8.3.3 4 电容加权网络A/D 14 清华大学电子工程系李冬梅 C S3 S2 S1 VREF + C/2 C/4 C/8 C/16 - C/16 S4 S5 v0 控制 电路 S7 S6 v1 S8 (数字信 号输出) A vA 图8.3.7 5位电容加权网络ADC原理图 (3)电荷重新分配阶段 上极板Q= - 2CvI 电荷守恒 第一步:S1 →VREF, I A REF A Cv v C C C C C Q C v V 2 ) 2 4 8 16 16 ( ) ( = − = − + + + + + A I VREF v v 2 1 = − + 4 1 1 0 2 1 D S vI VREF vA vO H → = → > → < → = 不变 4 0 1 0 2 1 D S vI VREF vA vO L → = → < → > → = 接地 2 4 REF A I V v = −v + D 第八章 8.3 -8.3.3 4 电容加权网络A/D
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有