正在加载图片...
第八章8.3-8.3.34电容加权网络AD C/6 数字信 号输出) 图8375位电容加权网络ADC原理图 第二步:S2→VRE v,>D -REF+-V →D3=1→S2不变 Q=-(vA-VREF)+(C CCC 481616 <D -LCV →D3=0→S2接地 考虑S="=-+D4x+bm=-+D"r+D REF 第八章8.3-8.3.34电容加权网络A/D 平平少> 数字信 号输出) REFOT 图8375位电容加权网络ADC原理图 以此类推 优点 (1)电路简单; v,=一V+ D.×2 (2)对运放精度要求不高,电容 取代电阻工艺易实现; 由于第二项逐渐趋近于":对模拟开关要求不高; 4→0 (4)权电容值可取很小值,提高 REF ∑ Dx2 速度,减小面积; 缺点:速度慢(n次电荷分配) 88 15 清华大学电子工程系李冬梅 C S3 S2 S1 VREF + C/2 C/4 C/8 C/16 - C/16 S4 S5 v0 控制 电路 S7 S6 v1 S8 (数字信 号输出) A vA 图8.3.7 5位电容加权网络ADC原理图 第二步:S2 →VREF, I A REF A Cv v C C C C v V C C Q 2 ) 4 8 16 16 ( ) ( 2 = − = − + + + + + A I VREF v v 4 1 = − + 3 2 4 1 4 1 2 D S V v H V v D REF O REF I → = → > + → = 不变 3 2 4 0 4 1 2 D S V v L V v D REF O REF I → = → < + → = 接地 2 4 4 3 REF REF A I V D V 考虑S v = −v + D + 1 REF REF A I V V v v D 4 1 2 = − + 4 + 第八章 8.3 -8.3.3 4 电容加权网络A/D 16 清华大学电子工程系李冬梅 C S3 S2 S1 VREF + C/2 C/4 C/8 C/16 - C/16 S4 S5 v0 控制 电路 S7 S6 v1 S8 (数字信 号输出) A vA 图8.3.7 5位电容加权网络ADC原理图 以此类推: ∑= = − + × 4 0 5 2 2 i i i REF A I D V v v 由于第二项逐渐趋近于vI : ∑= − ≈ × → 4 0 5 2 2 0 i i i REF I A D V v v 优点: (1)电路简单; (2)对运放精度要求不高,电容 取代电阻工艺易实现; (3)对模拟开关要求不高; (4)权电容值可取很小值,提高 速度,减小面积; 缺点:速度慢 (n次电荷分配) 优点: (1)电路简单; (2)对运放精度要求不高,电容 取代电阻工艺易实现; (3)对模拟开关要求不高; (4)权电容值可取很小值,提高 速度,减小面积; 缺点:速度慢 (n次电荷分配) 第八章 8.3 -8.3.3 4 电容加权网络A/D
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有