正在加载图片...
RTL设计——第一步:逻辑仿真 ●在根目录下键入>cds3 进入l|ab4/src目录 在src目录下,编写16位加法器设计文件 adder. v以及 测试文件 adder tb v,本实验测试文件已经给出,不需要编写了 进入lab4/sim目录,编写runf,内容如下 /src/adder. V /src/adder tb, v y和v命令是包含单元库的命令 本实验已经给出runf文件,大家只需要打开看看, 读懂里面命令的意思 Institute of Microelectronics, Peking University 集成电路设计实习一单元实验四 Copyright O 2011-2012 数字系统设计Institute of Microelectronics, Peking University Copyright © 2011-2012 集成电路设计实习-单元实验四 数字系统设计  在根目录下键入> cds3  进入lab4/src目录  在src目录下,编写16位加法器设计文件adder.v以及 测试文件adder_tb.v,本实验测试文件已经给出,不需要编写了  进入lab4/sim目录,编写run.f,内容如下: ../src/adder.v ../src/adder_tb.v -y 和 -v 命令是包含单元库的命令 本实验已经给出run.f文件,大家只需要打开看看, 读懂里面命令的意思 Page 8 RTL设计——第一步:逻辑仿真
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有