正在加载图片...
逻辑化简方法C7 1)卡诺图化简(K-map) ◆ Boolean simplification(代数法) 示例1 00011110 e K-maps simplification o Automating simplification Quine-McCluskey Algorithm ● Espresso Method Voltage Levels: LVTTL TL与LVL电平 ◆ LVTTL输出可直接驱动TTL输入 ◆TTL输出不一定能直接驱动 LVTTL输入 LVTTL输入是否能耐受5V设计 查备件手册 V 2.0V Va1.5V vL0.8 Vo 0.4V 5VTIL 3.3V LVTTL Voltage Levels: LVTTL and LvCMos cMoS与 LVCMOS电平 ◆ LVCMOS输出直接驱动 TTL/CMOS输入不可行 ◆cMoS/TL输出不一定能直接驱动 LVCMOS输入 VI3.5V ● LVCMOS输入是否能耐受5V设计(查件手册) VoLo. 5v Vo.4V SV CMOS 3.3V LVTTL 25V LVCMOS lon-5V tolerant input V tolerant input HC Families (VHC Families4 21 逻辑化简方法C7 ‹ Boolean simplification(代数法) ‹ K-maps simplification ‹ Automating simplification z Quine-McCluskey Algorithm z Espresso Method 22 1).卡诺图化简(K-map) (K-map) ‹ 示例1 1 1 CB A 00 01 11 10 A A C C B 0 1 F CBA CBA = ⋅⋅+⋅⋅ 23 Voltage Levels: LVTTL 5V VT VOH 2.4V VOL 0.4V VIH 2.0V VIL 0.8V 5V TTL 3.3V VT VOH VOL VIH VIL 5V CMOS 3.3V LVTTL 5V VT2.5V VOH4.4V VOL0.5V VIH3.5V VIL1.5V 24 TTL与LVTTL电平 ‹ LVTTL输出可直接驱动TTL输入 ‹ TTL输出不一定能直接驱动LVTTL输入 z LVTTL输入是否能耐受5V设计 z 查器件手册 25 Voltage Levels: LVTTL and LVCMOS 5V VT VOH 2.4V VOL 0.4V VIH 2.0V VIL 0.8V 5V TTL 3.3V VT VOH VOL VIH VIL 3.3V LVTTL 2.5V VT1.2V VOH2.0V VOL0.4V VIH1.7V VIL0.7V 5V CMOS 2.5V LVCMOS 5V VT2.5V VOH4.4V VOL0.5V VIH3.5V VIL1.5V 26 CMOS与LVCMOS电平 ‹ LVCMOS输出直接驱动TTL/CMOS输入不可行 ‹ CMOS/TTL输出不一定能直接驱动LVCMOS输入 z LVCMOS输入是否能耐受5V设计(查器件手册) Non-5V tolerant input (HC Families) 5V tolerant input (VHC Families)
<<向上翻页向下翻页>>
©2008-现在 cucdc.com 高等教育资讯网 版权所有