摘要 摘要 本文设计的是一个采用1.8v供电电压的12位,100兆采样速率电流型DAC。 为了获得高的线性度和无杂闪动态范围(SFDR),电路采用了高7位温度计译 码,低5位二进制译码的分割结构。由于设计的DAC每增加1位,电流源阵列 中的总晶体管面积增加四倍以使晶体管匹配满足精度要求,另外,连线和额外的 电路开销也会增加一倍,因此,单元阵列有几百微米的纬度,这使得要减小由于 工艺,温度和电学梯度引起的不匹配变得十分困难。为了解决这一问题,本文采 用CSA的方法,即电流源单独放在一个与其它电路分开来的阵列中。这种方法 使得电流源晶体管能被分成很多股放置在CSA中的不同地方以抵消梯度的影 响。另外,如果一股等于1LSB,则温度计译码的MSB和二进制译码的LSB之 间的缩放误差可以被消除。然而,为了抵消温度计译码的电流源晶体管的梯度, 各股晶体管之间的连线及整个CSA和其它电路之间连线会随着分割程度的增加 而急剧增加。 关键词一数模转换器(DAC),分割结构,温度计译码,二进制译码,电 流源阵列(CSA),匹配摘要 1 摘要 本文设计的是一个采用1.8v供电电压的12位,100兆采样速率电流型DAC。 为了获得高的线性度和无杂闪动态范围(SFDR),电路采用了高 7 位温度计译 码,低 5 位二进制译码的分割结构。由于设计的 DAC 每增加 1 位,电流源阵列 中的总晶体管面积增加四倍以使晶体管匹配满足精度要求,另外,连线和额外的 电路开销也会增加一倍,因此,单元阵列有几百微米的纬度,这使得要减小由于 工艺,温度和电学梯度引起的不匹配变得十分困难。为了解决这一问题,本文采 用 CSA 的方法,即电流源单独放在一个与其它电路分开来的阵列中。这种方法 使得电流源晶体管能被分成很多股放置在 CSA 中的不同地方以抵消梯度的影 响。另外,如果一股等于 1LSB,则温度计译码的 MSB 和二进制译码的 LSB 之 间的缩放误差可以被消除。然而,为了抵消温度计译码的电流源晶体管的梯度, 各股晶体管之间的连线及整个 CSA 和其它电路之间连线会随着分割程度的增加 而急剧增加。 关键词——数模转换器(DAC),分割结构,温度计译码,二进制译码,电 流源阵列(CSA),匹配