点击切换搜索课件文库搜索结果(150)
文档格式:PPT 文档大小:1.72MB 文档页数:103
第一节 组合电路的分析和设计 第二节 组合逻辑电路中的竞争与冒险 第三节 超高速集成电路硬件描述语言VHDL 第四节 组合逻辑电路模块及其应用
文档格式:PPT 文档大小:929.5KB 文档页数:36
§3.1 概述 §3.2 组合逻辑电路的分析和设计 §3.3 若干常用的组合逻辑电路 §3.4 组合电路中的竞争—冒险现象
文档格式:PDF 文档大小:5.06MB 文档页数:42
西安石油大学:《电子技术基础(数字)Fundamentals of Electronic Technique(Digital Logic Circuits)》课程教学资源(电子教案,打印版)组合逻辑电路的分析和设计
文档格式:PPT 文档大小:7.25MB 文档页数:200
第一章VHDL的程序结构和软件操作 1-1 VHDL程序的基本结构 1-2软件操作—Max+plusⅡ的操作 第二章 VHDL语言要素 第三章 VHDL顺序语句 第四章 VHDL并行语句 4.1 并行语句概述 4.2 并行信号赋值语句 4.3 进程语句(process) 4.4 元件例化语句 4.5 生成语句(for-generate) 第五章 组合逻辑电路的设计和分析 5.1 概述 5.2 编码器 5.3 译码器 5.4 简单数字显示系统 5.5 其它 第六章 时序逻辑电路的设计和分析 6.2 触发器 6.3 计数器 6.4 分频器 6.5 寄存器 6.1 概述
文档格式:PPT 文档大小:6.46MB 文档页数:200
第一章VHDL的程序结构和软件操作 1-1 VHDL程序的基本结构 1-2软件操作—Max+plusⅡ的操作 第二章 VHDL语言要素 第三章 VHDL顺序语句 第四章 VHDL并行语句 4.1 并行语句概述 4.2 并行信号赋值语句 4.3 进程语句(process) 4.4 元件例化语句 4.5 生成语句(for-generate) 第五章 组合逻辑电路的设计和分析 5.1 概述 5.2 编码器 5.3 译码器 5.4 简单数字显示系统 5.5 其它 第六章 时序逻辑电路的设计和分析 6.2 触发器 6.3 计数器 6.4 分频器 6.5 寄存器 6.1 概述
文档格式:DOC 文档大小:648KB 文档页数:29
一、重要的时序电路模块( SEQUENTIAL CIRCUIT MODELS)是构成数字系统和计算机的重要组成部分,主要是寄存器和计数器。 二、寄存器常用于数字系统中数据的暂存和传输。计数器除用于计数外,还对时序电路操作序列的跟踪和控制发挥重要作用。它们同时 都是构成CPU的重要基础模块。 三、通用时序电路模块由门电路与触发器组合构成,其特点是由多个或多级相同的单元电路构成。 四、这些模块可用于构造标准的TTL器件,也可作为VLS设计库中的功能块
文档格式:PDF 文档大小:847.38KB 文档页数:30
实验一 门电路逻辑功能及测试 实验二 组合逻辑电路 实验三 译码器和数据选择器 实验四 触发器 实验五 时序电路测试及研究 实验六 计数译码显示电路的设计 实验七 555时基电路的应用 实验八 数字电子秒表
文档格式:PPT 文档大小:296KB 文档页数:30
在硬件逻辑电路中,实际面对的数据对象总 是逻辑量,能够直接形成的运算是逻辑运算 算术运算可以看作是一种抽象的行为描述 组合运算电路主要包括加法器( adder)和 乘法器( multipliers)
文档格式:PPT 文档大小:9.06MB 文档页数:78
1.时序逻辑电路的工作原理、分析方法&设计方法。 2.介绍常用时序逻辑电路(MSI)的工作原理和使用方法
文档格式:PPTX 文档大小:49.68MB 文档页数:138
1. 数制和脉冲信号 2. 基本门电路及其组合 3 . TTL 门电路 4 . C M O S 门电路 5. 逻辑代数 6. 组合逻辑电路的分析和设计 7. 加法器 8. 编码器 9. 译码器和数字显示 10. 数据分配器和数据选择器 11. 应用举例
首页上页89101112131415下页末页
热门关键字
搜索一下,找到相关课件或文库资源 150 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有