点击切换搜索课件文库搜索结果(345)
文档格式:PPT 文档大小:1.17MB 文档页数:44
用预置数法构成M的计数器时,通常采用置最小 数法,利用MSI计数器的进位输出端QCC作为预置控 制信号接置数端上
文档格式:PPT 文档大小:1.24MB 文档页数:44
一、寄存器 寄存器常用于寄存一组二值代码,它被广泛 地用于各类数字系统和数字计算机。 从广义上说寄存器也是一种存储器,但是 它又不同于第九章介绍的半导体存储器。 寄存器的特点: 存数方便,但容量小,一般只能存放一个 或几个字,通常用来暂存运算的中间结果,而 且一旦掉电,存放的数据即丢失
文档格式:DOC 文档大小:3.06MB 文档页数:3
1、试用上升沿D触发器组成一个4位二进制异步加法计数器并画出波形图 2、试用上升沿D触发器组成一个4位二进制异步减法计数器并画出波形图
文档格式:PPT 文档大小:311KB 文档页数:11
我们在这里要解决的问题是: 如何用一个中规模N进制的计数器,实现一个M进 制的计数器(N>M)? 实际上就是一个多余的状态如何取掉的问题。以前 我们曾经讲过一些,有两种方法:清除法和置位法
文档格式:PPT 文档大小:878KB 文档页数:20
前面我们的例题,就是采用小规模器件进行设计的 下面我们再举两个例题,进一步熟悉这种设计方法 例7-10设计二一十进制同步计数器(十进制值按 5121码规律设计)
文档格式:PPT 文档大小:922KB 文档页数:20
同步计数器由若干个触发器组成,触发器的时钟端 都连在一起,触发器输出是同步更新的,因此称为同步 计数器。 由多个触发器的输出构成二进制计数值的各位,其 变化符合计数规律,加1或减1
文档格式:PPT 文档大小:1.05MB 文档页数:44
本章首先讨论几种由集成与非门构成的双稳态触发器。然后讨论由双稳态触发器组成的各种寄存器、计数器。最后举出实例
文档格式:PPT 文档大小:6.8MB 文档页数:59
一、同步计数器的分析与设计 1、M=2的同步计数器的分析与设计减法计数 (1)、同步二进制加法计数器
文档格式:PDF 文档大小:32.97MB 文档页数:1777
第1章 NI Multisim10系统 第2章 晶体管放大器电路 第3章 集成运算放大器 第4章 波形发生器电路 第5章 变换电路 第6章 模拟乘法器电路 第7章 集成定时电路 第8章门电路 第9章 时序逻辑电路 第10章 A/D与D/A转换电路 第11章 电源电路 第12章 综合应用电路 第13章 单片机应用电路
文档格式:PPT 文档大小:1.05MB 文档页数:15
什么是序列信号? 序列信号是把一组0、1数码按一定规则顺序排列的串行信 号,可以做同步信号、地址码、数据等,也可以做控制信号。 这一节非常重要,是中规模集成电路的综合运用
首页上页1314151617181920下页末页
热门关键字
搜索一下,找到相关课件或文库资源 345 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有