点击切换搜索课件文库搜索结果(205)
文档格式:PPT 文档大小:980KB 文档页数:179
3.1 原理图设计工具 3.2 原理图元件、元件库及元件库的使用 3.3 实体放置与编辑 3.4 层次电路设计 3.5 一个完整的电路实例 3.6 报表 3.7 原理图输出
文档格式:PDF 文档大小:88.18KB 文档页数:9
电路要求 kbencoder 数据输入 i[7..0] 低电平有效 控制输入 el 低电平有效 数据输出 a[2..0] 反函数输出:表达最高位优先编码 数据输出 b[2..0] 反函数输出:表达次高位优先编码 设计思想:
文档格式:PDF 文档大小:305.86KB 文档页数:7
系统设计:芯片的功能、尺寸、外部接口、 性能、速度、成本等; 功能设计:系统功能块分割、功能框图 信号流程图、状态转换图等 逻辑设计:各功能块的逻辑表达、逻辑电路图等 功能仿真:不考虑电路连线延时
文档格式:PPT 文档大小:196.5KB 文档页数:38
VHDL中的行为设计:进程语句 以电路功能块为基础,直接考虑信 流程或状态变化过程 电路功能块采用进程表达,通过信号 进行功能块之间的交流;
文档格式:DOC 文档大小:33KB 文档页数:2
设计可控的计数器、寄存器、译码及显示驱动电路。 设计系统顶层电路 进行功能仿真和时序仿真
文档格式:PPT 文档大小:980KB 文档页数:179
3.1原理图设计工具 3.2原理图元件、元件库及元件库的使用 3.3实体放置与编辑 3.4层次电路设计 3.5一个完整的电路实例 3.6报表 3.7原理图输出
文档格式:DOC 文档大小:71KB 文档页数:6
一、实验内容: 对74HC139电路的片选信号Cs支路进行分析,确定其域值电压,输入输出延迟及功耗,并给出Cs支路的版图设计。 二、实验步骤与结果分析: 用 Sched作出电路图如
文档格式:PPT 文档大小:728.5KB 文档页数:40
2.1 概述 2.2 Protel99 SE基础知识 2.3 原理图设计(基础篇) 2.4 原理图设计(提高篇)
文档格式:PPT 文档大小:181.5KB 文档页数:25
时序电路的结构与特 内部含有存储器件(触发器、锁存器); 信号变化受时钟控制; 通常采用状态变化进行描述; 采用进程进行设计;
文档格式:PPT 文档大小:154.5KB 文档页数:26
设计的要点:建立元件端口之间的连接; 元件:已经定义的电路模块(实体),可以 来自标准库中,也可以是自己或他人以前编 译过的实体; 元件的基本要点: 元件名输入/输出端口特点;
首页上页1314151617181920下页末页
热门关键字
搜索一下,找到相关课件或文库资源 205 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有