点击切换搜索课件文库搜索结果(321)
文档格式:PPT 文档大小:288.5KB 文档页数:14
可采用与同步时序电路设计的方法,应注意时钟脉冲的选取 例用D触发器设计x1
文档格式:PPT 文档大小:833.5KB 文档页数:44
(1)掌握组合逻辑电路的分析方法与设计方法。 (2)根据命题,设计合理的组合逻辑电路。 (3)理解加法器、编码器和译码器的逻辑功能,掌握其分析方法。 10.1 组合逻辑电路分析和设计 10.2 加法器 10.3 编码器与译码器 10.4 选择器与分配器
文档格式:PPT 文档大小:1.58MB 文档页数:68
一、同步时序电路的设计 1.设计步骤 (1)建立原始状态表和状态图 原始的含义:是指没有经过简化而获得的状态 转移表和状态转移图。 对于原始状态表和状态图的要求是: 保证其绝对的正确性,确保状态无遗漏, 状态转移关系的正确
文档格式:PPT 文档大小:585KB 文档页数:34
6.5.5同步时序逻辑电路设计举例 例: 设计一个“11.序列检测器,用来检测串行二进制序列,要求每当连续输入3个(或3个以上)1时,检测器输出为1,否则输出为0。其典型输入输出序列如下: 输入x:0111011110 输出Z:0001000110
文档格式:PPT 文档大小:395KB 文档页数:5
7.6.1 设计负反馈放大电路的一般步骤 7.6.2 设计举例
文档格式:PDF 文档大小:387.41KB 文档页数:25
实验一 逻辑门电路测试之一 实验二 逻辑门电路测试之二 实验三 单稳态电路与无稳态电路 实验四 晶体振荡器 实验五 组合逻辑电路的应用 实验六 计数器和脉宽测量 实验七 同步时序系统设计 实验八 单次同步时序系统设计 实验九 程序控制反馈移位寄存器 实验十 m序列 实验十一 数字锁相环 实验十二 模数与数摸转换 实验十三 可同步时序系统设计仿真 实验十四 程序控制反馈移位寄存器仿真
文档格式:DOCX 文档大小:478.21KB 文档页数:30
>>4.1 示波器的使用>>4.2 函数发生器、晶体管毫伏表的使用>>4.3 直流稳压电源、万用表的使用 >>4.4 叠加定理的验证>>4.5 一阶电路时域响应的测量>>4.6 串联RLC电路时域响应的测试 >>4.7 正弦稳态时R、L、C电压电流相位关系的测试>>4.8 RC低通滤波器的设计与测试 >>4.9 二阶RC高通滤波器的设计与测试>>4.10 RLC串联谐振电路>>4.11 RC带通滤波器的设计与测试 一、实验目的
文档格式:DOC 文档大小:935.5KB 文档页数:28
《模拟电路课程设计》任务书 一、设计课题:OCL或OTL功率放大电路 二、主要技术指标 1、额定输出功率Po≥6W 2、负载阻抗RL=8 3、失真度≤3%
文档格式:DOC 文档大小:140.5KB 文档页数:11
一、综合设计 一些用同步时序电路设计技术设计的专用或常用数字电路和系统列示如下: 1.序列识别器。(前述) 例:精确识别序列0010。(即至少一个1后开始检测)
文档格式:DOC 文档大小:198.5KB 文档页数:2
一、实验目的 1.加深理解组合逻辑电路的特点和一般分析方法; 2.熟悉组合逻辑电路的设计方法; 3.通过实验,论证所设计的组合逻辑电路的正确性
首页上页1415161718192021下页末页
热门关键字
搜索一下,找到相关课件或文库资源 321 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有