点击切换搜索课件文库搜索结果(329)
文档格式:PDF 文档大小:806.95KB 文档页数:44
《计算机维护维修 Computer Load & Repair》课程教学资源(文献资料)计算机维修技术(第2版)Intel CPU系列技术参数一览表
文档格式:PDF 文档大小:108.88KB 文档页数:1
《计算机维护维修 Computer Load & Repair》课程教学资源(文献资料)计算机维修技术(第2版)CPU插座类型与适用产品系列
文档格式:PDF 文档大小:6.33MB 文档页数:265
第一章 概述 1.1 SOPC 的概念 1.2 SOPC 系统设计流程 1.3 SOPC 系统开发环境 1.4 本书中的系统配置 第二章 SOPC 系统构架 2. 1 系统模块框图 2. 2 Nios CPU 2. 3 Avalon 总线 2. 4 外设 IP 模块 第三章 系统硬件开发 3.1 硬件开发流程 3.2 创建 Quartus II 工程 3.3 创建 Nios 系统模块 3.4 编译设计(Compilation) 3.5 编程(Programming) 3.6 下载设计到 Flash 存储器 第四章 系统软件开发 4.1 软件开发流程 4.2 软件开发环境 4.3 文件系统 4.4 软件开发工具 4.5 可配置的处理器硬件属性 4.6 Nios SDK 4.7 软件开发应用 4.8 使用.hexout 4.9 其它的开发板通信和调试方法 4.10 Nios SDK Shell 提示信息 4.11 在 Nios 系统中实现中断服务程序(ISR) 4.12 用户自定义指令 第五章 系统模拟与调试 5.1 软件配置 5.2 模拟设置 5.3 ModelSim 模拟 5.4 模拟结果分析 5.5 增加/删除波形图信号 5.6 片外存储器模拟 5.7 调试 第六章 系统设计实例 6.1 建立硬件需求 6.2 创建一个基本的 Nios 设计 6.3 GDB 调试 6.4 添加用户外设 6.5 RTL 仿真 6.6 Flash 编程 6.7 用户指令和 DMA 6.8 MP3 播放器 附录 1:Nios 嵌入式处理器 32 位指令集 附录 2:Nios 嵌入式处理器开发板-APEX 20K200E 附录 3:Nios 嵌入式处理器开发板-Cyclone_1C20 附录 4:Nios 嵌入式处理器开发板-Stratix_1S10 附录 5:Nios 嵌入式处理器开发板-Stratix_1S40
文档格式:PDF 文档大小:7.19MB 文档页数:52
存储器分类 存储器结构  8086CPU最小模式下总线产生 存储器接口
文档格式:PDF 文档大小:12.86MB 文档页数:57
本章详细介绍TMS320C55x的硬件结构,包括C55x处理器的CPU体系结构、指令流水线、存储空间结构及TMS320VC5509A的主要特性等。 2.1 TMS320C55xDSP的基本结构 2.2 TMS320VC5509A的主要特性 2.3 TMS320C55x存储空间结构
文档格式:PDF 文档大小:9.12MB 文档页数:771
第 1 章 简介 1-1 第 2 章 CPU 2-1 第 3 章 数据存储器 3-1 第 4 章 程序存储器 4-1 第 5 章 闪存和 EEPROM 编程 5-1 第 6 章 复位中断 6-1 第 7 章 振荡器 7-1 第 8 章 复位 8-1 第 9 章 低压检测 (LVD) 9-1 第 10 章 看门狗定时器和低功耗模式 10-1 第 11 章 I/O 端口 11-1 第 12 章 定时器 12-1 第 13 章 输入捕捉 13-1 第 14 章 输出比较 14-1 第 15 章 电机控制 PWM 15-1 第 16 章 正交编码器接口 (QEI) 16-1 第 17 章 10 位 A/D 转换器 17-1 第 18 章 12 位 A/D 转换器 18-1 第 19 章 UART 19-1 第 20 章 串行外设接口 (SPITM) 20-1 第 21 章 I2CTM 模块 21-1 第 22 章 数据转换器接口 (DCI) 22-1 第 23 章 CAN 模块 23-1 第 24 章 器件配置 24-1 第 25 章 开发工具支持 25-1 第 26 章 附录 26-1
文档格式:PPT 文档大小:1.88MB 文档页数:109
2.1 AT89S52单片机的硬件组成 2.2 AT89S52的引脚功能 2.2.1 电源及时钟引脚 2.2.2 控制引脚 2.2.3 并行I/O口引脚 2.3 AT89S52的CPU 2.3.1 运算器 2.3.2 控制器 2.4 AT89S52的存储器结构 2.4.1 程序存储器空间 2.4.2 数据存储器空间 2.4.3 特殊功能寄存器 2.4.4 位地址空间 2.4.5 存储器结构总结 2.5 AT89S52的并行I/O端口 2.5.1 P0口 2.5.2 P1口 2.5.3 P2口 2.5.4 P3口 2.6 时钟电路与时序 2.6.1 时钟电路设计 2.6.2 时钟周期、机器周期、指令周期与指令时序 2.7 复位操作和复位电路 2.7.1 复位操作 2.7.2 复位电路设计 2.8 AT89S52单片机的最小应用系统 2.9 看门狗定时器(WDT)功能简介 2.10 低功耗节电模式 2.10.1 空闲模式 2.10.2 掉电运行模式
文档格式:PPTX 文档大小:2.18MB 文档页数:112
2.1 芯片内部结构及特点 2.2 C54x的内部多总线结构 2.3 C54x的中央处理单元(CPU) 2.4 C54x的存储器结构 2.5 复位操作及省电方式 2.6 中断系统 2.7 流水线 2.8 引脚及其功能
文档格式:PPT 文档大小:8.34MB 文档页数:132
4.1 引言 4.2 逻辑设计的一般方法 4.3 建立数据通路 4.4 一个简单的实现机制 4.5 多周期实现机制
文档格式:PPT 文档大小:6.12MB 文档页数:239
第一章 概述 第二章 CPU 第三章 主板 第四章 概述 第五章 外部存储设备 第六章 显示器 第七章 其他外部设备 第八章 计算机组装 第九章 计算机调试
首页上页1415161718192021下页末页
热门关键字
搜索一下,找到相关课件或文库资源 329 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有