点击切换搜索课件文库搜索结果(254)
文档格式:PDF 文档大小:387.41KB 文档页数:25
实验一 逻辑门电路测试之一 实验二 逻辑门电路测试之二 实验三 单稳态电路与无稳态电路 实验四 晶体振荡器 实验五 组合逻辑电路的应用 实验六 计数器和脉宽测量 实验七 同步时序系统设计 实验八 单次同步时序系统设计 实验九 程序控制反馈移位寄存器 实验十 m序列 实验十一 数字锁相环 实验十二 模数与数摸转换 实验十三 可同步时序系统设计仿真 实验十四 程序控制反馈移位寄存器仿真
文档格式:PPT 文档大小:922KB 文档页数:20
同步计数器由若干个触发器组成,触发器的时钟端 都连在一起,触发器输出是同步更新的,因此称为同步 计数器。 由多个触发器的输出构成二进制计数值的各位,其 变化符合计数规律,加1或减1
文档格式:DOC 文档大小:74KB 文档页数:7
一、单项选择题(2分/题) 1、载波同步系统有两个重要参数也就是同步建立时间ts和同步保持时间tc,通常我们希望:a、ts大,tc大b、ts大,tc小c、ts小tc大d、ts小,tc小 2、散弹噪声、热噪声和宇宙噪声都属于:a、电路噪声b、自然噪声c、起伏噪声d、窄带噪声
文档格式:PPT 文档大小:3.61MB 文档页数:63
本章的重点: 1.时序逻辑电路在电路结构和逻辑功能上的特点,以及逻辑功能的描述方法; 2.同步时序逻辑电路的分析方法和设计方法; 3.常用的中规模集成时序逻辑电路器件的应用。 第一节 概述 第二节 同步时序电路的分析方法 第三节 若干常用时序逻辑电路 第四节 同步时序逻辑电路的设计方法
文档格式:PPT 文档大小:1.97MB 文档页数:67
本章讨论几种常用的时序模块,如计数器、寄存器、移位寄存器以及由它们组成的序列信号发生器等。 计数器可分为同步、异步两种;同步计数器的工作频率高,异步计数器电路简单。 移位寄存器分为左移、右移及双向。 第一节 计数器 一、四位二进制同步计数器 二、四位二进制可逆计数器 三、中规模异步计数器 第二节 寄存器 第三节 序列码发生器 第四节 序列码发生器 一、反馈型序列码发生器 二、计数器型序列码发生器 第五节 时序模块的应用
文档格式:PPT 文档大小:585KB 文档页数:34
6.5.5同步时序逻辑电路设计举例 例: 设计一个“11.序列检测器,用来检测串行二进制序列,要求每当连续输入3个(或3个以上)1时,检测器输出为1,否则输出为0。其典型输入输出序列如下: 输入x:0111011110 输出Z:0001000110
文档格式:PPT 文档大小:300KB 文档页数:31
6.1 时序逻辑电路的特点和描述方法 6.2 同步时序逻辑电路的分析
文档格式:PDF 文档大小:409.87KB 文档页数:5
以MCS8098单片机为核心,提出一种新的测量技术.在硬件上采用同步采样技术,在软件上实现准同步算法,并且采取了预先存准同步采样权系数和正、余弦值在EEPROM2864的中的方法,提高其实时性,利用傅立叶变换,得到频域的各次谐波结果,准确地在线测量了变频调速的谐波,并给出了实验结果
文档格式:PPT 文档大小:444KB 文档页数:31
一、同步的概念和几种同步方式介绍 二、数字复接的原理 三、H以及SDH系统简介
文档格式:PPT 文档大小:6.8MB 文档页数:59
一、同步计数器的分析与设计 1、M=2的同步计数器的分析与设计减法计数 (1)、同步二进制加法计数器
首页上页1516171819202122下页末页
热门关键字
搜索一下,找到相关课件或文库资源 254 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有