点击切换搜索课件文库搜索结果(269)
文档格式:PPT 文档大小:391.5KB 文档页数:10
1.寄存器特点:存数方便,容量小,一旦掉电,存放的数据即丢失。 2.寄存单元
文档格式:PPT 文档大小:1.31MB 文档页数:46
1.设计步骤 (1)建立原始状态表和状态图 原始的含义:是指没有经过简化而获得的状态转移表和状态转移图
文档格式:PPT 文档大小:1.38MB 文档页数:51
数器。这种计数器的设计方法有三种。 ① SSI (用FF和门自行设计)。 ② 用MSI二进制计数器、十进制计数器。 ③ 直接采用MSI任意进制计数器
文档格式:PPT 文档大小:1.17MB 文档页数:44
用预置数法构成M的计数器时,通常采用置最小 数法,利用MSI计数器的进位输出端QCC作为预置控 制信号接置数端上
文档格式:PPT 文档大小:1.41MB 文档页数:49
一、计数器的概念 1. 什么叫计数?计数:统计脉冲的个数。 2. 什么叫计数器?计数器:实现计数功能的时序部件
文档格式:PPT 文档大小:1.49MB 文档页数:40
1、一位二进制数值比较器 讨论:A和B相比较的情况有三种可能
文档格式:PDF 文档大小:432.87KB 文档页数:26
在前面九章学习的基础上,通过本章十个阶段的练习,一定能逐步掌握 Verilog hdl设计的 要点。我们可以先理解样板模块中每一条语句的作用,然后对样板模块进行综合前和综合后 仿真,再独立完成每一阶段规定的练习。当十个阶段的练习做完后,便可以开始设计一些简 单的逻辑电路和系统。很快我们就能过渡到设计相当复杂的数字逻辑系统。当然,复杂的数 字逻辑系统的设计和验证,不但需要系统结构的知识和经验的积累,还需要了解更多的语法 现象和掌握高级的 Verilog hdl系统任务,以及与C语言模块接口的方法(即PLI),这些已 超出的本书的范围。有兴趣的同学可以阅读 Verilog语法参考资料和有关文献,自己学习, 我们将在下一本书中介绍 Verilog较高级的用法
文档格式:PPT 文档大小:1.8MB 文档页数:198
6.1 8位加法器的设计 6.2 8位乘法器的设计 6.3 序列检测器的设计 6.4 正负脉宽数控调制信号发生器的设计 6.5 数字频率计的设计 6.6 秒表的设计 6.7 MCS–51单片机与FPGA/CPLD总线接口逻辑设计 6.8 交通灯信号控制器的设计 6.9 语音信箱控制系统的设计 6.10 PID控制器的设计 6.11 空调系统有限状态自动机的设计 6.12 闹钟系统的设计
文档格式:PPT 文档大小:872KB 文档页数:13
前面介绍的各种门电路及由门电路组成的组合电路,其 共同特点是当前的输出完全取决于当前的输入,与过去的输 入无关,它们没有记忆功能。 在数字系统中:常需要有记忆功能。触发器就是一种具 有记忆功能的逻辑部件。触发器有两个稳定状态,分别表示 二进制数码的“0”和“1”
文档格式:PPT 文档大小:2.41MB 文档页数:237
TMS320C54x芯片是一种特殊结构的微处理器, 为了快速地实现数字信号处理运算,采用了流水线指 令执行结构和相应的并行处理结构,可在一个周期内 对数据进行高速的算术运算和逻辑运算 本章主要介绍TMS320C54x芯片的硬件结构,重 点对芯片的引脚功能、CPU结构、内部存储器、片 内外设电路、系统控制以及内外部总线进行了讨论
首页上页1516171819202122下页末页
热门关键字
搜索一下,找到相关课件或文库资源 269 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有