点击切换搜索课件文库搜索结果(161)
文档格式:PPT 文档大小:1.53MB 文档页数:10
电子设计自动化《EDA技术》专业选修课PPT讲义(2/3):可编程逻辑器件
文档格式:PPT 文档大小:948KB 文档页数:51
2.1 PLD的基本结构和表示方法 2.2 PLD的分类 2.3 GAL器件的结构及特点 2.4 CPLD的结构及特点 2.5 FPGA的结构特点
文档格式:PPT 文档大小:4.63MB 文档页数:59
1.1 About Digital Design(关于 “ 数字设计 ”) 1.2 Analog versus Digital(模拟与数字) 1.3 Digital Devices(数字器件) 1.4 Electronic Aspects of Digital Design(数字设计的电子技术) 1.5 Software Aspects of Digital Design(数字设计的软件技术) 1.6 Integrated Circuits(集成电路,IC) 1.7 Programmable Logic Devices(可编程逻辑器件)  Programmable Logic Array(PLA, 可编程逻辑阵列)  Programmable Array Logic (PAL, 可编程阵列逻辑)  Programmable Logic Device(PLD, 可编程逻辑器件)  Complex PLD (CPLD, 复杂可编程逻辑器件)  Field-Programmable Gate Array(FPGA, 现场可编程门阵列) Digital Logic Design and Application (数字逻辑设计及应用) 1.8 Application-Specific ICs[专用集成电路(ASIC)] 1.9 Printed-Circuit Boards(PCB, 印制电路板) 1.10 Digital Design Levels(数字设计层次)  Device Physics Level (器件物理层)  IC Manufacturing Process Level(IC 制造过程级)  Transistor Level (晶体管级)  Gates Structure Level (门电路结构级)  Logic Design Level (逻辑设计级)  Overall System Design(整体系统设计) Digital Logic Design and Application (数字逻辑设计及应用)
文档格式:PPT 文档大小:3.92MB 文档页数:137
一、以《数字电路》为基础:学习了数字电路的基本设计方法。 二、《可编程逻辑器件》:面向实际工程应用,紧跟技术发展,掌握数字系统新的设计方法
文档格式:PPT 文档大小:2.8MB 文档页数:121
7.1 集成计数器 7.2 集成寄存器和移位寄存器 7.3 序列信号发生器 7.4 以MSI为核心的同步时序电路的分析与设计
文档格式:PDF 文档大小:702.26KB 文档页数:5
在机群系统中,机群的互连网络性能对整个机群系统的性能有着至关重要的影响.机群系统要求互连网络具有高带宽、低延迟、高可靠等特性,传统的互连网络接入方法基本上基于PCI接口.本文提出了基于DDR DIMM内存总线的接入思想,采用可编程逻辑器件FPGA实现网络接口设计,通过直接读写内存方式提高并行接入带宽,并将部分通讯协议下载到网卡上以提高计算和通讯的速度.实测表明,在不包括上层协议的情况下,接口卡的数据接入带宽可达3120Mbps,给出了基于FPGA的实现方法,并用Xilinx Virtex-Ⅱ Pro-20 FPGA进行了仿真和验证
文档格式:PPT 文档大小:160KB 文档页数:2
目录 第1章绪论 第2章大规模可编程逻辑器件 第3章VHDL编程基础 第4章常用EDA工具软件操作指南 第5章EDA实验开发系统 第6章VHDL设计应用实例
文档格式:PPT 文档大小:2.76MB 文档页数:121
7.1集成计数器 7.2集成寄存器和移位寄存器 7.3序列信号发生器 7.4以MSI为核心的同步时序电路的分析与设计
文档格式:PPT 文档大小:2.76MB 文档页数:121
7.1集成计数器 7.2集成寄存器和移位寄存器 7.3序列信号发生器 7.4以MSI为核心的同步时序电路的分析与设计
文档格式:PPT 文档大小:2.84MB 文档页数:47
第5章组合逻辑设计实践(一) 一、文档标准和电路定时 二、常用的中规模组合逻辑器件
上页12345678下页末页
热门关键字
搜索一下,找到相关课件或文库资源 161 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有