点击切换搜索课件文库搜索结果(35)
文档格式:PDF 文档大小:623.68KB 文档页数:24
在前几章中,我们已经介绍了使用门和UDP实例语句的门级建模方式,以及用连续赋值 语句的数据流建模方式。本章描述 Verilog HDL中的第三种建模方式,即行为建模方式。为充 分使用 Verilog HDL,一个模型可以包含所有上述三种建模方式
文档格式:PDF 文档大小:137.08KB 文档页数:5
在前一章中,我们介绍了Verilog HDL提供的内置基本门本章讲述Verilog HDL指定用户 定义原语UDP的能力。 UDP的实例语句与基本门的实例语句完全相同,即UDP实例语句的语法与基本门的实例 语句语法一致
文档格式:PDF 文档大小:85.68KB 文档页数:3
本章介绍 Verilog HDL语言的发展历史和它的主要能力
文档格式:PDF 文档大小:225.16KB 文档页数:8
本章讲述 Verilog HDL中的结构建模方式。结构建模方式用以下三种实例语句描述: Gate实例语句 UDP实例语句 Module实例语句
文档格式:PDF 文档大小:143.86KB 文档页数:5
第7章数据流模型化 本章讲述 Verilog HDL语言中连续赋值的特征。连续赋值用于数据流行为建模:相反,过 程赋值用于(下章的主题)顺序行为建模。组合逻辑电路的行为最好使用连续赋值语句建模
文档格式:PDF 文档大小:314.69KB 文档页数:10
第5章门电平模型化 本章讲述 Verilog HDL为门级电路建模的能力,包括可以使用的内置基本门和如何使用它 们来进行硬件描述
文档格式:PDF 文档大小:289.3KB 文档页数:11
第4章表达式 本章讲述在 Verilog HDL中编写表达式的基础。 表达式由操作数和操作符组成。表达式可以在出现数值的任何地方使用
文档格式:PDF 文档大小:567.8KB 文档页数:21
本章给出了一些用 Verilog hdl编写的硬件建模实例
文档格式:PDF 文档大小:472.12KB 文档页数:18
本章介绍了如何编写测试验证程序(test bench)测试验证程序用于测试和验证设计的正 确性。Verilog HDL提供强有力的结构来说明测试验证程序
文档格式:PDF 文档大小:3MB 文档页数:100
基本原则之一:面积和速度的平衡与互换; 基本原则之二:硬件原则; 基本原则之三:系统原则; 基本原则之四:同步设计原则; 基本设计思想与技巧之一:乒乓操作; 基本设计思想与技巧之二:串并转换; 基本设计思想与技巧之三:流水线操作; 基本设计思想与技巧之四:数据接口的同步方法; 常用模块之一:RAM; 常用模块之二:全局时钟资源与时钟锁相环; 常用模块之三:全局复位/置位信号; 常用模块之四:高速串行收发器。 HDL语言的层次含义; ·Coding Style的含义; ·结构层次化编码; ·模块的划分的技巧; 比较判断语句case和if...else的优先级; 慎用锁存器(Latch); ·使用Pipelining方法优化时序; 模块复用与Resource Sharing; 逻辑复制; 香农扩展; 信号敏感表; 复位逻辑; FSM设计的一般型原则; 用Verilog语言设计FSM的技巧; ·CPLD原理与设计方法
上页1234下页
热门关键字
搜索一下,找到相关课件或文库资源 35 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有