点击切换搜索课件文库搜索结果(8132)
文档格式:PPT 文档大小:947.5KB 文档页数:24
中国科学技术大学:《电子技术基础》课程教学资源(PPT课件讲稿,模拟部分)第十章 信号处理与信号产生电路 §10.1 滤波电路的基本概念
文档格式:PPT 文档大小:7.71MB 文档页数:149
3.1 数据链路层的设计问题 3.1.1 提供给网络层的服务 3.1.2 成帧 3.1.3 差错控制 3.1.4 流量控制 3.2 差错检测和纠正 3.2.1 纠错码 3.2.2 检错码 3.3 基本数据链路层协议 3.3.1 一个乌邦托式的单工协议 3.3.2 无错信道上的单工停-等协议 3.3.3 有错信道上的单工停-等协议 3.4 滑动窗口协议 3.4.1 1位滑动窗口协议 3.4.2 回退N协议(连续ARQ协议) 3.4.3 选择重传协议 3.5 数据链路协议实例 3.5.1 HDLC 3.5.2 点对点协议PPP
文档格式:PDF 文档大小:276.66KB 文档页数:5
人工智能基础:评价信息元及其原信息元的获取方法
文档格式:DOCX 文档大小:140.29KB 文档页数:92
第一章 管理活动与管理者概述 第一章 管理活动与管理者概述 第二章 管理道德与社会责任 第二章 管理道德与社会责任 第三章 信息与信息化管理 第三章 信息与信息化管理 第四章 企业管理与环境 第四章 企业管理与环境 第五章 企业管决策 第五章 企业管决策 第六章 企业计划管理 第六章 企业计划管理 第七章 组织与组织设计 第七章 组织与组织设计 第八章 领导职能 第八章 领导职能 第九章 激励理论 第九章 激励理论 第十章 人力资源管理 第十章 人力资源管理 第十一章 生产控制管理 第十一章 生产控制管理 第十二章 营销管理 第十二章 营销管理 第十三章 现代物流管理 第十三章 现代物流管理 第十四章 企业财务管理 第十四章 企业财务管理
文档格式:PDF 文档大小:220.91KB 文档页数:23
• §7.1 基本概念 • §7.2 线性定常系统差分方程的解 • §7.3 卷积
文档格式:PDF 文档大小:265.71KB 文档页数:25
1、基本概念 2、码的唯一可译性 3、定长编码定理和定长编码方法 4、变长编码定理 5、变长编码方法 6、几种实用的无失真信源编码
文档格式:PDF 文档大小:261.69KB 文档页数:26
7.1 数字基带信号的编码 7.2 数字基带信号的频谱分析 7.3 数字基带传输系统 7.4 无码间串扰的基带传输系统 7.5 基带传输系统的性能改进技术 7.6 眼图
文档格式:PDF 文档大小:215.55KB 文档页数:16
• 1、信息的概念 • 2、信息论的研究目的和内容 • 3、信息论的发展历程与应用概述
文档格式:PDF 文档大小:6.33MB 文档页数:265
第一章 概述 1.1 SOPC 的概念 1.2 SOPC 系统设计流程 1.3 SOPC 系统开发环境 1.4 本书中的系统配置 第二章 SOPC 系统构架 2. 1 系统模块框图 2. 2 Nios CPU 2. 3 Avalon 总线 2. 4 外设 IP 模块 第三章 系统硬件开发 3.1 硬件开发流程 3.2 创建 Quartus II 工程 3.3 创建 Nios 系统模块 3.4 编译设计(Compilation) 3.5 编程(Programming) 3.6 下载设计到 Flash 存储器 第四章 系统软件开发 4.1 软件开发流程 4.2 软件开发环境 4.3 文件系统 4.4 软件开发工具 4.5 可配置的处理器硬件属性 4.6 Nios SDK 4.7 软件开发应用 4.8 使用.hexout 4.9 其它的开发板通信和调试方法 4.10 Nios SDK Shell 提示信息 4.11 在 Nios 系统中实现中断服务程序(ISR) 4.12 用户自定义指令 第五章 系统模拟与调试 5.1 软件配置 5.2 模拟设置 5.3 ModelSim 模拟 5.4 模拟结果分析 5.5 增加/删除波形图信号 5.6 片外存储器模拟 5.7 调试 第六章 系统设计实例 6.1 建立硬件需求 6.2 创建一个基本的 Nios 设计 6.3 GDB 调试 6.4 添加用户外设 6.5 RTL 仿真 6.6 Flash 编程 6.7 用户指令和 DMA 6.8 MP3 播放器 附录 1:Nios 嵌入式处理器 32 位指令集 附录 2:Nios 嵌入式处理器开发板-APEX 20K200E 附录 3:Nios 嵌入式处理器开发板-Cyclone_1C20 附录 4:Nios 嵌入式处理器开发板-Stratix_1S10 附录 5:Nios 嵌入式处理器开发板-Stratix_1S40
文档格式:PDF 文档大小:3MB 文档页数:100
基本原则之一:面积和速度的平衡与互换; 基本原则之二:硬件原则; 基本原则之三:系统原则; 基本原则之四:同步设计原则; 基本设计思想与技巧之一:乒乓操作; 基本设计思想与技巧之二:串并转换; 基本设计思想与技巧之三:流水线操作; 基本设计思想与技巧之四:数据接口的同步方法; 常用模块之一:RAM; 常用模块之二:全局时钟资源与时钟锁相环; 常用模块之三:全局复位/置位信号; 常用模块之四:高速串行收发器。 HDL语言的层次含义; ·Coding Style的含义; ·结构层次化编码; ·模块的划分的技巧; 比较判断语句case和if...else的优先级; 慎用锁存器(Latch); ·使用Pipelining方法优化时序; 模块复用与Resource Sharing; 逻辑复制; 香农扩展; 信号敏感表; 复位逻辑; FSM设计的一般型原则; 用Verilog语言设计FSM的技巧; ·CPLD原理与设计方法
首页上页205206207208209210211212下页末页
热门关键字
搜索一下,找到相关课件或文库资源 8132 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有