点击切换搜索课件文库搜索结果(326)
文档格式:PPT 文档大小:284KB 文档页数:11
用SSI设计组合逻辑电路的实例1 设计一个监测信号灯工作状态的逻辑电路。每一组信号灯由红、黄、 绿三盏灯组成,共有三种正常工作状态:红、绿或黄加绿灯亮;
文档格式:PDF 文档大小:88.18KB 文档页数:9
电路要求 kbencoder 数据输入 i[7..0] 低电平有效 控制输入 el 低电平有效 数据输出 a[2..0] 反函数输出:表达最高位优先编码 数据输出 b[2..0] 反函数输出:表达次高位优先编码 设计思想:
文档格式:PDF 文档大小:305.86KB 文档页数:7
系统设计:芯片的功能、尺寸、外部接口、 性能、速度、成本等; 功能设计:系统功能块分割、功能框图 信号流程图、状态转换图等 逻辑设计:各功能块的逻辑表达、逻辑电路图等 功能仿真:不考虑电路连线延时
文档格式:PPT 文档大小:288.5KB 文档页数:14
可采用与同步时序电路设计的方法,应注意时钟脉冲的选取 例用D触发器设计x1
文档格式:PPT 文档大小:1.58MB 文档页数:68
一、同步时序电路的设计 1.设计步骤 (1)建立原始状态表和状态图 原始的含义:是指没有经过简化而获得的状态 转移表和状态转移图。 对于原始状态表和状态图的要求是: 保证其绝对的正确性,确保状态无遗漏, 状态转移关系的正确
文档格式:PPT 文档大小:585KB 文档页数:34
6.5.5同步时序逻辑电路设计举例 例: 设计一个“11.序列检测器,用来检测串行二进制序列,要求每当连续输入3个(或3个以上)1时,检测器输出为1,否则输出为0。其典型输入输出序列如下: 输入x:0111011110 输出Z:0001000110
文档格式:PDF 文档大小:3.28MB 文档页数:35
2.3.1 CMOS IC中的寄生效应 2.3.2 SOI工艺 2.3.3 CMOS版图设计规则
文档格式:PDF 文档大小:2.3MB 文档页数:41
6.1 输入缓冲器 6.2 输出缓冲器 6.3 ESD保护电路 6.4 三态输出的双向I/O缓冲器
文档格式:DOC 文档大小:33KB 文档页数:2
设计可控的计数器、寄存器、译码及显示驱动电路。 设计系统顶层电路 进行功能仿真和时序仿真
文档格式:PDF 文档大小:1.13MB 文档页数:33
4.1 概述 4.2 组合逻辑电路的分析方法 4.3 组合逻辑电路的基本设计方法 4.4 若干常用的组合逻辑电路模块 4.5 层次化和模块化的设计方法 4.6 可编程逻辑器件 4.7 硬件描述语言 4.8 用可编程通用模块设计组合逻辑电路 4.9 组合逻辑电路中的竞争-冒险
首页上页1819202122232425下页末页
热门关键字
搜索一下,找到相关课件或文库资源 326 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有