点击切换搜索课件文库搜索结果(273)
文档格式:PPT 文档大小:1.72MB 文档页数:103
第一节 组合电路的分析和设计 第二节 组合逻辑电路中的竞争与冒险 第三节 超高速集成电路硬件描述语言VHDL 第四节 组合逻辑电路模块及其应用
文档格式:DOC 文档大小:573KB 文档页数:18
一、组合逻辑电路 二、组合逻辑电路分析 三、组合逻辑电路设计 四、常用中规模组合逻辑电路 五、组合逻辑电路的竞争冒险
文档格式:PPT 文档大小:1.39MB 文档页数:48
第一节 可编程逻辑器件PLD概述 第二节 可编程逻辑阵列PLA(略) 第三节 可编程阵列逻辑(PAL) 第四节 通用阵列逻辑(GAL) 第五节 可擦除可编程逻辑器件(EPLD) 第六节 现场可编程门阵列(FPGA)
文档格式:PPT 文档大小:3.61MB 文档页数:63
本章的重点: 1.时序逻辑电路在电路结构和逻辑功能上的特点,以及逻辑功能的描述方法; 2.同步时序逻辑电路的分析方法和设计方法; 3.常用的中规模集成时序逻辑电路器件的应用。 第一节 概述 第二节 同步时序电路的分析方法 第三节 若干常用时序逻辑电路 第四节 同步时序逻辑电路的设计方法
文档格式:DOC 文档大小:2.19MB 文档页数:15
当得到代码形式的状态表后,只要选定确定电路状态的触发器的类型,就可导出各触发器的激励函数和电路的输出函数,将其电路实现便得到时序电路的逻辑图。如首先得到的是符号形式的状态表,需将其进行状态分配,得到符号形式的状态表。 一、确定激励函数(Excitation Function) 二、确定输出函数(Output Function)
文档格式:DOC 文档大小:906.5KB 文档页数:14
同步时序电路设计是其分析的逆过程,是根据对电路逻辑功能的要求设计出具体的时序 逻辑电路。 同步时序电路是由触发器和组合逻辑构成,其设计就是选择触发器和寻找组合电路, 并将二者有机连接构造出满足设计要求的时序逻辑电路的过程
文档格式:PDF 文档大小:2.95MB 文档页数:66
实验部分 实验一 TTL 门电路实验-1 实验二 组合逻辑电路设计实验-3 实验三 优先编码器与七段译码驱动器应用实验-4 实验四 七段字形显示译码器实验-8 实验五 触发器应用实验-11 实验六 移位寄存器应用实验-13 实验七 移位寄存器设计实验-16 实验八 二进制计数、译码显示电路设计实验-19 实验九 十进制计数、译码、显示实验-22 实验十 门电路应用实验-24 实验十一 555 定时器电路及其应用实验-27 实验十二 D/A 转换器实验-29 实验十三 A/D 转换器实验-32 设计部分 课题 1 时间计数显示系统的设计-34 课题 2 定时控制电路的设计-36 课题 3 数字电子钟系统的设计-37 课题 4 交通信号灯控制器的设计-39 课题 5 转速测量显示系统设计-41 课题 6 电子密码锁的设计-42 课题 7 数显式直流稳压电源设计-44 课题 8 三位数字频率计数系统设计-44 课题 9 智力竟赛抢答器设计-45
文档格式:PDF 文档大小:381.4KB 文档页数:30
8.1 基本运算电路 一、加法和减法 二、积分和微分 三、对数和指数 8.2 基本应用电路 8.3 模拟乘法器及其应用 Analog Multiplier and Applications
文档格式:PDF 文档大小:5.03MB 文档页数:30
实验一基本门电路逻辑功能测试 实验二加法器的设计与应用 实验三译码器和数据选择器的设计及应用 实验四优先编码器的设计(EWB) 实验五触发器的设计及应用 实验六计数器的设计 实验七555定时器
文档格式:PPT 文档大小:6.64MB 文档页数:63
一、焊接训练 二、数字电路设计与制作一般方法 三、三路抢答器的设计与制作 四、设计要求:1.电路仿真设计;2.在数字电子综合实验台上验证;3.焊接制作实际产品
首页上页1819202122232425下页末页
热门关键字
搜索一下,找到相关课件或文库资源 273 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有