综合搜索课件包文库(371)
文档格式:PPT 文档大小:300.5KB 文档页数:29
异步时序逻辑电路的特点及模型 1.同步时序逻辑电路的特点 各触发器的时钟端全部连接在一起,并接在系统时钟端;只有当时钟脉冲到来时,电路的状态才能改变;改变后的状态将一直保持到下一个时钟脉冲的到来,此时无论外部输入x有无变化;状态表中的每个状态都是稳定的
文档格式:PPT 文档大小:921KB 文档页数:11
1、555定时器电路结构 由比较器C1、C2,基本RS 触发器,集电极开路输出 三极管TD三部分组成
文档格式:PPT 文档大小:3.32MB 文档页数:184
§4.1 脉冲电路 §4.2 三极管反相器 §4.3 脉冲的整形与鉴别 §4.4 基本逻辑电路 §4.5 双稳态触发器 §4.6 脉冲的计数和显示 §4.7 模数和数模转换
文档格式:PPT 文档大小:1.84MB 文档页数:77
一、时序电路(sequential circuit):电路某一时刻的稳定输出不仅取决于当前输入(present input ),还取决于过去输入(past input)。触发器作为记忆元件保存了过去的输入。 二、现态与次态:过去的输入用触发器的内部状态来表示,称为现态(present state);当前输入之后转变后的状态称谓次态(next state)。时序电路在外部激励下改变状态,因此,时序电路就是有限状态自动机。 三、在描述触发器功能时,我们用了Q0表示现态,Q表示次态。下面我们会用更一般的描述,Qn表示现态,Qn+1表示次态
文档格式:DOCX 文档大小:4.77MB 文档页数:54
实验一 常用电子仪器使用练习 .1 实验二 单极放大电路.3 实验三 射极跟随器.6 实验四 比例求和运算电路.8 实验五 门电路逻辑功能.10 实验六 组合逻辑电路的设计.12 实验七 译码器和数据选择器.13 实验八 多功能电路的设计.14 实验九 触发器.15 实验十 时序电路测试与设计.17 实验十一 计数器.18 实验十二 移位寄存器的设计方法.19 实验十三 555 时基电路.21
文档格式:PPT 文档大小:4.69MB 文档页数:132
电路的输出状态不仅与同一时刻的输入状态有关,也与电路原状态有关。本章重点是掌握二进制、十进制及其相互转换,了解BCD码的含义;理解二进制计数器的逻辑功能(同步、异步、加法、减法);难点是移位寄存器的工作原理分析,计数器的工作过程分析。 • 5.1 概述 • 5.2 触发器 • 5.3 时序逻辑电路的分析 • 5.4 常用时序逻辑电路 • 5.5 时序逻辑电路的设计 • 5.6 用PLD实现时序逻辑电路
文档格式:PPT 文档大小:1.44MB 文档页数:61
1、组合逻辑电路基础 布尔代数基本公式,逻辑门,卡诺图 2、计算机中常用的组合逻辑电路 一位加法器,译码器,编码器,多路选择器等 3、时序逻辑电路 D锁存器,D触发器,寄存器 4、时序逻辑电路设计 有限状态机,七段显示十进制数双向计数器设计 5、可编程序逻辑阵列(器件)简介 PLA, PLD
文档格式:PPT 文档大小:702.5KB 文档页数:28
无论是组合电路,还是时序电路,其电路设计的宗 旨是一样的:在达到功能要求的前提下,使电路最稳定、 最简单。 时序逻辑电路的设计思路是:针对某一给定逻辑要 求,选择几个逻辑状态(越少越好)来描述它,再用某 种类型的触发器来实现这一逻辑功能
文档格式:PPT 文档大小:288.5KB 文档页数:14
可采用与同步时序电路设计的方法,应注意时钟脉冲的选取 例用D触发器设计x1
文档格式:PPT 文档大小:2.13MB 文档页数:92
1、组合逻辑电路基础 布尔代数基本公式,逻辑门,卡诺图 2、计算机中常用的组合逻辑电路 一位加法器,译码器,编码器,多路选择器等 3、时序逻辑电路 D锁存器,D触发器,寄存器 4、时序逻辑电路设计 有限状态机,七段显示十进制数双向计数器设计 5、可编程序逻辑阵列(器件)简介
首页上页1819202122232425下页末页
热门关键字
搜索一下,找到相关课件或文库资源 371 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有