点击切换搜索课件文库搜索结果(2615)
文档格式:DOC 文档大小:1.13MB 文档页数:16
实验一:集成逻辑门电路的测试与使用 实验二:组合逻辑电路的设计 实验三:时序逻辑电路的设计 实验四:脉冲信号的产生与变换 实验五:A/D 和 D/A 转换器及其应用 实验六:序列信号发生器的设计(设计性)
文档格式:PPT 文档大小:125KB 文档页数:12
重点掌握ROM/RAM的电路结构,工作 原理和主要控制端的功能, 掌握ROMRAM位扩展和字扩展的方法 掌握ROM(RAM)的基本应用  第1、2学 时:半导体存储器RAM、ROM  第3、4学 时:ROM、RAM的应用  第5、6学 时:PLD(PAL、PLA、GAL)
文档格式:PPT 文档大小:467KB 文档页数:84
一、了解信息系统的发展过程及主要的信息系统; 二、掌握数据分析技术的发展过程及主要手段; 三、认识信息系统对组织结构与社会的影响; 四、掌握信息资源管理的概念及内容; 五、认识和理解信息道德概念及主要内容
文档格式:PPT 文档大小:1.59MB 文档页数:26
前面所分析的逻辑电路,基于输入/输出都是在稳定的逻辑电平下进 行的,没有考虑动态变化状态。实际上,输入信号有变化,或者某个变 量通过两条以上路经到达输出端。由于路经不同,到达的时间就有先有 后,这一现象叫做竞争
文档格式:PDF 文档大小:5.03MB 文档页数:30
实验一基本门电路逻辑功能测试 实验二加法器的设计与应用 实验三译码器和数据选择器的设计及应用 实验四优先编码器的设计(EWB) 实验五触发器的设计及应用 实验六计数器的设计 实验七555定时器
文档格式:PPT 文档大小:572.5KB 文档页数:13
主从触发器可以有效克服钟控触发器的空翻现象, 但主从触发器还存在一次翻转现象,降低了抗干扰 能力。 边沿触发器:只有在CP的上升沿(前沿)或 下降沿(后沿)时刻才对输入信号响应(不管 CP=1的时间有多长)。在CP=0、CP=1期间,输 入信号变化不会引起触发器状态的变化。因此触发 器不但克服了空翻现象,而且大大的提高了抗干扰 能力,工作更为可靠
文档格式:PPT 文档大小:521.5KB 文档页数:12
目前大多数使用D、小K触发器,在需要使用其它类型触发器时,可以 通过逻辑功能转换的方法,把D、JK触发器转换为需要的触发器
文档格式:PPT 文档大小:421KB 文档页数:32
1、掌握555定时器的结构框图、应用电路及其工作原理。 2、掌握施密特触发器的工作原理特点、电压传输特性、回差的概念、应用。 3、掌握多谐振荡器的常用电路形式、工作原理、参数计算。 ¨ 第1、2学时: 555时基集成电路 ¨ 第3、4学时:555时基集成芯片的应用
文档格式:PPT 文档大小:3.12MB 文档页数:45
对于任何一个逻辑函数的功能描述都可以作出真值表,根据真值表可以写出该函数的最小项之和及最大项之积的形式
文档格式:PPT 文档大小:1.09MB 文档页数:17
本章重点介绍组合逻辑电路的特点、以及组合电路的 分析方法和设计方法。 首先介绍组合逻辑电路的共同特点和一般分析方法及 设计方法。然后介绍常用的各种中规模集成电路的组合逻 辑电路的工作原理和使用方法
首页上页238239240241242243244245下页末页
热门关键字
搜索一下,找到相关课件或文库资源 2615 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有