点击切换搜索课件文库搜索结果(2960)
文档格式:PPS 文档大小:381KB 文档页数:43
本章讨论加权最小二乘估计,异方差性和自相关一致协 方差估计,两阶段最小二乘估计(TSL),非线性最小二乘 估计和广义矩估计(GMM)。这里的大多数方法在“联立方 程系统”一章中也适用
文档格式:PPS 文档大小:121KB 文档页数:20
EViews的对象(序列、组、方程等)可以用图、表、文本等形式表现 出来。这些视图是动态的,即当基础对象或活跃的样本变化时其展现形式 也会发生变化。 为防止视图随着对象的改变而改变,人们常将当前的视图保护起来。 在 EViews中这要靠 freezing(固化)来实现。固化一个视图将产生一个对象 (这个对象是该视图内容的“瞬象”)。原始视图的多样化产生了不同的 对象类型:固化一个图相当于建了一个图对象,固化一个表相当于建了一 个表对象,固化一个文本相当于建了一个文本对象
文档格式:PPS 文档大小:114KB 文档页数:17
这一章描述了组对象的视图与过程。对一个组我们可以计算各种统计量,描述不同序列之间的关系,并以各种方式显示出来,例如表格、数据表、图等
文档格式:PPT 文档大小:340KB 文档页数:13
一、领导的含义 二、领导的特征
文档格式:PPT 文档大小:501KB 文档页数:30
设计方法与同步时序逻辑电路相似,但如果触发器有时钟控制端的话应将其作为激励来考虑,并注意脉冲异步时序电路对输入脉冲的两个限制条件
文档格式:PPT 文档大小:714KB 文档页数:63
6.5同步时序逻辑电路的设计 同步时序逻辑电路设计又称同步时序逻辑电路 综合,其基本指导思想是用尽可能少的触发器和门 电路来完成设计。 6.5.1同步时序电路设计的一般步骤 1.作原始状态图和状态表; 2.对原始状态表化简; 3.状态分配; 4.选定触发器;5.求出输出函数和激励函数表达式; 6.画出逻辑电路图
文档格式:PPT 文档大小:585KB 文档页数:34
6.5.5同步时序逻辑电路设计举例 例: 设计一个“11.序列检测器,用来检测串行二进制序列,要求每当连续输入3个(或3个以上)1时,检测器输出为1,否则输出为0。其典型输入输出序列如下: 输入x:0111011110 输出Z:0001000110
文档格式:PPT 文档大小:1.38MB 文档页数:24
寄存器是能暂时存放二进制代码的时序电路。在数字 系统中常用寄存器暂存数据中间运行结果和指令。 按寄存器的功能特点,可将其分为两大类,数码寄存 器和移位寄存器
文档格式:PPT 文档大小:337.5KB 文档页数:25
5.1 基本R-S触发器 5.2 电平触发式触发器 5.3 主从触发式触发器 5.4 边沿触发式触发器 5.5 触发器逻辑功能的转换
文档格式:PPT 文档大小:787KB 文档页数:72
2.1 逻辑代数的基本概念 2.2 逻辑代数的基本定理和规则 2.3 逻辑函数表达式的形式与变换 2.4 逻辑函数的简化
首页上页2425262728293031下页末页
热门关键字
搜索一下,找到相关课件或文库资源 2960 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有