点击切换搜索课件文库搜索结果(330)
文档格式:DOC 文档大小:842.5KB 文档页数:36
时序逻辑电路简称时序电路,与组合逻辑电路并驾齐驱,是数字电路两大重要分支 之一。本章首先介绍时序逻辑电路的基本概念、特点及时序逻辑电路的一般分析方法。 然后重点讨论典型时序逻辑部件计数器和寄存器的工作原理、逻辑功能、集成芯片及其 使用方法及典型应用。最后简要介绍同步时序逻辑电路的设计方法
文档格式:PPT 文档大小:380.5KB 文档页数:18
第一章数字逻辑基础 第二章逻辑门电路 第三章组合逻辑电路 第四章时序逻辑电路引论 第五章时序逻辑电路的分析与设计 第六章存储器和可编程逻辑器件 第七章脉冲信号的产生与整形
文档格式:PPT 文档大小:737.5KB 文档页数:27
• 逻辑代数=布尔代数=开关代数 解决逻辑问题的理论方法 ,与布尔、香农有关 • 主要内容 基本逻辑关系:与、或、非及其组合 逻辑函数的表示方法:函数式 真值表 卡诺图 逻辑图 逻辑函数的化简方法:代数法和卡诺图法
文档格式:PDF 文档大小:35.37KB 文档页数:2
实验一可编程ASIC使用初步 一、实验目的: 1、过本次实验掌握EDA实验箱的使用方法。 2、将给出的数据选择器、数据比较器等程序下载到实验箱中进一步了解实验箱中按键、发光管、数码管的具体使用方法。 3、掌握常用组合逻辑电路的VHDL语言设计方法
文档格式:PPT 文档大小:1.04MB 文档页数:19
一、实验目的: 1 了解译码器、数据选择器等中规模集成电路的性能及使用方法。 2 能够灵活地运用译码器、数据选择器实现各种电路
文档格式:PPT 文档大小:1.91MB 文档页数:20
7-1 概述 7-2 只读存储器ROM 7-3 随机存储器RAM 7-4 存储器容量的扩展 7-5 用存储器实现组合逻辑函数
文档格式:PDF 文档大小:492.88KB 文档页数:31
CPU 是计算机硬件组成的核心部分。本章将详细介绍 CPU 的功能及基本组成,指令周期,时序发生器,组合逻辑控制器,微程序控制器及其设计技术,典型 CPU 的结构,并行处理技术等
文档格式:PPT 文档大小:1.54MB 文档页数:34
1、一位二进制数值比较器 讨论:A和B相比较的情况有三种可能 在一些数字系统中,经常要求比较两个数字的大小。 为完成这一功能所设计的这种电路称为数值比较器
文档格式:DOC 文档大小:1.4MB 文档页数:16
一、组合逻辑电路的实验 1、电路设计 例一:设计一个由与非门或数据选择器或 3/8 译码器组成的裁判表决电路, 该电路有如下功能:有 A、B、C 三名裁判,其中 A 为主裁判,B、C 为副裁判
文档格式:PPT 文档大小:1.49MB 文档页数:40
1、一位二进制数值比较器 讨论:A和B相比较的情况有三种可能
首页上页2425262728293031下页末页
热门关键字
搜索一下,找到相关课件或文库资源 330 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有