点击切换搜索课件文库搜索结果(368)
文档格式:PPT 文档大小:439KB 文档页数:18
(1)用触发器和逻辑门设计任意进制计数器 例6.5.1 试用JKFF和与非门设计按自然二进制码记数的M=5的同步加法记数器
文档格式:PDF 文档大小:164.85KB 文档页数:21
组合逻辑电路基本单元——门电路,没有记忆功能; 时序逻辑电路基本单元——触发器,有记忆功能。 时序电路结构框图如图 5.2 所示。 时序逻辑电路由组合电路和存储电路两部分构成
文档格式:PPT 文档大小:702.5KB 文档页数:28
无论是组合电路,还是时序电路,其电路设计的宗 旨是一样的:在达到功能要求的前提下,使电路最稳定、 最简单。 时序逻辑电路的设计思路是:针对某一给定逻辑要 求,选择几个逻辑状态(越少越好)来描述它,再用某 种类型的触发器来实现这一逻辑功能
文档格式:PPT 文档大小:3.64MB 文档页数:168
5.1数据类型 5.2表操作 5.3视图操作 5.4索引操作 5.5存储过程 5.6触发器 5.7图表
文档格式:DOC 文档大小:315KB 文档页数:33
第一章 半导体器件 第二章 放大电路的基本原理 第三章 放大电路的频率响应 第四章 集成运算放大电路 第五章 放大电路中的反馈 第六章 模拟信号运算电路 第七章 信号处理电路 第八章 波形发生电路 第九章 功率放大电路 第一章 逻辑代数基础 第二章 门电路 第三章 组合逻辑电路 第四章 触发器 第五章 时序逻辑电路 第六章 脉冲产生、整形电路 第七章 数模、模数转换电路
文档格式:PPT 文档大小:3.64MB 文档页数:168
5.1数据类型 5.2表操作 5.3视图操作 5.4索引操作 5.5存储过程 5.6触发器 5.7图表
文档格式:PPT 文档大小:1.03MB 文档页数:39
1、可多次编程、改写、擦除 2、采用CMOS EPROM、 EEPROM、 FLASH和SRAM等编程技术 3、1/0端数和内部触发器多达数百个,集成度远高于PAL和GAL
文档格式:PPT 文档大小:7.25MB 文档页数:200
第一章VHDL的程序结构和软件操作 1-1 VHDL程序的基本结构 1-2软件操作—Max+plusⅡ的操作 第二章 VHDL语言要素 第三章 VHDL顺序语句 第四章 VHDL并行语句 4.1 并行语句概述 4.2 并行信号赋值语句 4.3 进程语句(process) 4.4 元件例化语句 4.5 生成语句(for-generate) 第五章 组合逻辑电路的设计和分析 5.1 概述 5.2 编码器 5.3 译码器 5.4 简单数字显示系统 5.5 其它 第六章 时序逻辑电路的设计和分析 6.2 触发器 6.3 计数器 6.4 分频器 6.5 寄存器 6.1 概述
文档格式:PPT 文档大小:1.14MB 文档页数:84
11.1双稳态触发器 11.2寄存器 11.3计数器 11.4555定时器 11.6数模和模数转
文档格式:PDF 文档大小:258.01KB 文档页数:14
一、例题精选 【例题22.1】当基本RS触发器的R和S端加上图22.1所示的波形时试画出Q端的输出波形。设初始状态为“0”和“1”两种情况
首页上页2627282930313233下页末页
热门关键字
搜索一下,找到相关课件或文库资源 368 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有