点击切换搜索课件文库搜索结果(720)
文档格式:PPT 文档大小:107.5KB 文档页数:9
一、实验目的 1.学会组合逻辑电路的实验分析及其设计方法。 2.验证半加器、全加器的逻辑功能
文档格式:PPT 文档大小:953.5KB 文档页数:30
前面讨论的组合逻辑电路的分析和设计, 是假定输入输出处于稳定的逻辑电平下进行 的。对于实际电路来说,当所有的输入信号 逻辑电平发生变化的瞬间,电路的输出可能 出现违背稳态下的逻辑关系,尽管这种不希 望有的输出是暂时的,但它仍会导致被控对 象的误动作。为此,组合电路设计完成后要 进行竞争与冒险分析
文档格式:PPT 文档大小:860KB 文档页数:41
时序逻辑电路由组合电路和存储电路两部分构成。按触发脉冲输入方式的不同, 时序电路可分为同步时序电路和异步时序电路。同步时序电路是指各触发器状态的变化受同一个时钟脉冲控制;而在异步时序电路中,各触发器状态的变化不受同一个时钟脉冲控制
文档格式:PPT 文档大小:903KB 文档页数:41
时序逻辑电路由组合电路和存储电路两部 分构成。 按触发脉冲输入方式的不同,时序电路可 分为同步时序电路和异步时序电路。同步 时序电路是指各触发器状态的变化受同一 个时钟脉冲控制;而在异步时序电路中, 各触发器状态的变化不受同一个时钟脉冲 控制
文档格式:PPT 文档大小:7.25MB 文档页数:200
第一章VHDL的程序结构和软件操作 1-1 VHDL程序的基本结构 1-2软件操作—Max+plusⅡ的操作 第二章 VHDL语言要素 第三章 VHDL顺序语句 第四章 VHDL并行语句 4.1 并行语句概述 4.2 并行信号赋值语句 4.3 进程语句(process) 4.4 元件例化语句 4.5 生成语句(for-generate) 第五章 组合逻辑电路的设计和分析 5.1 概述 5.2 编码器 5.3 译码器 5.4 简单数字显示系统 5.5 其它 第六章 时序逻辑电路的设计和分析 6.2 触发器 6.3 计数器 6.4 分频器 6.5 寄存器 6.1 概述
文档格式:PPT 文档大小:2.83MB 文档页数:107
6.1时序逻辑电路的分析与设计方法 6.2计数器 6.3寄存器 6.4顺序脉冲发生器
文档格式:PPT 文档大小:1.9MB 文档页数:107
4.1组合逻辑电路的分析与设计方法 4.2加法器 4.3数值比较器 4.4编码器 4.5译码器 4.6数据选择器 4.7数据分配器
文档格式:PPT 文档大小:6.67MB 文档页数:72
分析目的: 找出给定逻辑电路输出和输入之间的逻辑关系,了解其逻 辑功能。 分析步骤: ①电路→逻辑函数式 ②化简 ③逻辑函数式→真值表 ④逻辑函数式、真值表概括出逻辑功能
文档格式:PPT 文档大小:1.7MB 文档页数:106
一、组合电路的分析方法和设计方法 二、利用数据选择器和译码器进行逻辑设计的方法 三、加法器、编码器、译码器等中规模集成电路的逻辑功能和使用方法
文档格式:PPT 文档大小:986KB 文档页数:38
前面讨论的组合逻辑电路的分析和设计, 是假定输入输出处于稳定的逻辑电平下进行 的。对于实际电路来说,当所有的输入信号 逻辑电平发生变化的瞬间,电路的输出可能 出现违背稳态下的逻辑关系,尽管这种不希 望有的输出是暂时的,但它仍会导致被控对 象的误动作。为此,组合电路设计完成后要 进行竞争与冒险分析
首页上页2627282930313233下页末页
热门关键字
搜索一下,找到相关课件或文库资源 720 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有