点击切换搜索课件文库搜索结果(54)
文档格式:PPT 文档大小:189KB 文档页数:20
它是20世纪80年代初,由美国国防部为其超 高速集成电路 VHS计划提出的硬件描述语言, 它支持硬件的设计、综合、验证和测试。 IEEE于1987年公布了VHDL的标准版本(IEEE STD1076/1987),1993年重新公布了新的标准 (IEEE STD1076-1993)
文档格式:PDF 文档大小:17.11MB 文档页数:481
第1章 VLSI概论 第1部分 硅片逻辑 第2章 MOSFET逻辑设计 第3章 CMOS集成电路的物理结构 第4章 CMOS集成电路的制造 第5章 物理设计的基本要素 第2部分 从逻辑到电子电路 第6章 MOSFET的电气特性 第7章 CMOS逻辑门电子学分析 第8章 高速CMOS逻辑电路设计 第9章 CMOS逻辑电路的高级技术 第3部分 VLSI系统设计 第10章 用Verilog硬件描述语言描述系统 第11章 常用的VLSI系统部件 第12章 CMOS VLSI引运算电路 第13章 存储器与可编程逻辑 第14章 系统级物理设计 第15章 VLSI时钟和系统设计 第16章 VLSI电路的可靠性与测试
文档格式:PDF 文档大小:314.69KB 文档页数:10
第5章门电平模型化 本章讲述 Verilog HDL为门级电路建模的能力,包括可以使用的内置基本门和如何使用它 们来进行硬件描述
文档格式:PDF 文档大小:116.31KB 文档页数:6
Very high speed integration circuits HDL 起源: 1985 年,美国国防部提出计划; 1987 年成为 IEEE1076 标准; 1993 年进一步修订完善; 是目前标准化程度最高,适应性最广的 HDL 语言; 特点:
文档格式:PPT 文档大小:414.5KB 文档页数:72
1. EDA技术的发展历史 2. EDA技术实现目标 3. 硬件描述语言VHDL概述 4. EDA技术与传统电子设计方法的比较 5. EDA技术的发展趋势
文档格式:PPTX 文档大小:492.71KB 文档页数:18
2.2.2 逻辑函数的最小项表达式 2.2.1 最小项的定义及性质 2.2.4 用卡诺图化简逻辑函数 2.2.3 用卡诺图表示逻辑函数
文档格式:PPT 文档大小:1.72MB 文档页数:103
第一节 组合电路的分析和设计 第二节 组合逻辑电路中的竞争与冒险 第三节 超高速集成电路硬件描述语言VHDL 第四节 组合逻辑电路模块及其应用
文档格式:PDF 文档大小:1.13MB 文档页数:33
4.1 概述 4.2 组合逻辑电路的分析方法 4.3 组合逻辑电路的基本设计方法 4.4 若干常用的组合逻辑电路模块 4.5 层次化和模块化的设计方法 4.6 可编程逻辑器件 4.7 硬件描述语言 4.8 用可编程通用模块设计组合逻辑电路 4.9 组合逻辑电路中的竞争-冒险
文档格式:PDF 文档大小:362.63KB 文档页数:14
第3章 Verilog语言要素 本章介绍 Verilog HDL的基本要素,包括标识符、注释、数值、编译程序指令、系统任务 和系统函数。另外,本章还介绍了 Verilog硬件描述语言中的两种数据类型
文档格式:PPT 文档大小:172KB 文档页数:62
第14章硬件系统的故障与维修 本章介绍了微机硬件系统的维修方法和各主要部件的常见故障分析,本章精选了大量典型的硬件故障实例,描述了它们的故障现象及分析和排除方法。 14.1硬件故障与维修简介 14.2主板的常见故障与维修 14.3CPU和内存的常见故障与维修
上页123456下页
热门关键字
搜索一下,找到相关课件或文库资源 54 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有