点击切换搜索课件文库搜索结果(345)
文档格式:PPT 文档大小:288.5KB 文档页数:14
可采用与同步时序电路设计的方法,应注意时钟脉冲的选取 例用D触发器设计x1
文档格式:DOC 文档大小:140.5KB 文档页数:11
一、综合设计 一些用同步时序电路设计技术设计的专用或常用数字电路和系统列示如下: 1.序列识别器。(前述) 例:精确识别序列0010。(即至少一个1后开始检测)
文档格式:PPT 文档大小:2.13MB 文档页数:72
6.1 概述 6.2 高速多功能DAQ主板 6.3 模拟输入信号的调理 6.4 高速采集及存储系统设计 6.5 时序控制逻辑设计 6.6 DDS信号源的设计
文档格式:PPT 文档大小:1.84MB 文档页数:77
一、时序电路(sequential circuit):电路某一时刻的稳定输出不仅取决于当前输入(present input ),还取决于过去输入(past input)。触发器作为记忆元件保存了过去的输入。 二、现态与次态:过去的输入用触发器的内部状态来表示,称为现态(present state);当前输入之后转变后的状态称谓次态(next state)。时序电路在外部激励下改变状态,因此,时序电路就是有限状态自动机。 三、在描述触发器功能时,我们用了Q0表示现态,Q表示次态。下面我们会用更一般的描述,Qn表示现态,Qn+1表示次态
文档格式:DOC 文档大小:648KB 文档页数:29
一、重要的时序电路模块( SEQUENTIAL CIRCUIT MODELS)是构成数字系统和计算机的重要组成部分,主要是寄存器和计数器。 二、寄存器常用于数字系统中数据的暂存和传输。计数器除用于计数外,还对时序电路操作序列的跟踪和控制发挥重要作用。它们同时 都是构成CPU的重要基础模块。 三、通用时序电路模块由门电路与触发器组合构成,其特点是由多个或多级相同的单元电路构成。 四、这些模块可用于构造标准的TTL器件,也可作为VLS设计库中的功能块
文档格式:PDF 文档大小:29.82KB 文档页数:3
5.1 分析图题 5.1 所示时序电路的逻辑功能,假设电路初态为 000,如果在 CP 的 前六个脉冲内,D 端依次输入数据 1, 0, 1, 0, 0, 1,则电路输出在此六个脉冲 内是如何变化的?
文档格式:PDF 文档大小:2.39MB 文档页数:165
序论 CMOS数字集成电路的优点: 功耗低; 集成度高; 电路简单; 抗干扰能力强; 工作速度正超越典型TTL电路; CMOS数字电路组成: 开关、反相器-基本构件; 组合逻辑电路; 时序逻辑电路;
文档格式:PPT 文档大小:294.5KB 文档页数:1
第1章数字电子技术基础 第2章组合逻辑电路 第3章时序逻辑电路 第4章脉冲信号的产生与整形 第5章数模和模数转换
文档格式:PPT 文档大小:1.33MB 文档页数:38
前面说过,组合逻辑电路的输出只与 输入有关,时序逻辑电路的输出既与当前 的输入有关,又与以前的历史状态有关。 那么以前的状态在哪里保存? 存在触发器里面,触发器是逻辑电路的基 本记忆单元。 本章学习有关触发器的知识,主要是 基本触发器、D、R-S和J-K触发器
文档格式:PDF 文档大小:492.88KB 文档页数:31
CPU 是计算机硬件组成的核心部分。本章将详细介绍 CPU 的功能及基本组成,指令周期,时序发生器,组合逻辑控制器,微程序控制器及其设计技术,典型 CPU 的结构,并行处理技术等
首页上页2728293031323334下页末页
热门关键字
搜索一下,找到相关课件或文库资源 345 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有