点击切换搜索课件文库搜索结果(349)
文档格式:PPT 文档大小:486KB 文档页数:8
概述 组合逻辑电路(简称组合电路)任意时刻的输出信号仅 取决于该时刻的输入信号,与信号作用前电路原来的状 态无关 时序逻辑电路(简称时序电路)任意时刻的输出信号不 仅取决于该时刻的输入信号,而且还取决于电路原来的 状态,即与以前的输入信号有关
文档格式:DOC 文档大小:1.36MB 文档页数:16
状态化简(Reduction of State) 在根据文字描述的设计要求建立原始状态 图的过程中,由于状态设置的考虑与方法不 同,可能得到多种形式的原始状态图。但只要 过程正确,所得的各种形式原始状态图都是正 确的,但状态图中的状态数和结构可能存在较 大差别
文档格式:PPT 文档大小:5.02MB 文档页数:174
4.1 时序电路概述 4.1.1 时序电路的一般形式 4.1.2 时序电路的分类 4.1.3 时序电路的描述方法 4.2 双稳态元件 4.2.1 S-R 锁存器 4.2.2 /S- /R 锁存器 4.2.3 带使能端的S- R 锁存器 4.2.4 D 锁存器 4.2.5 边沿触发D触发器 4.2.6 主从S-R 触发器 4.2.7 主从J-K 触发器 4.2.8 边沿触发J-K 触发器 4.2.9 T 触发器 4.3 同步时序电路的分析方法 4.4 计数器 4.4.1 二进制串行计数器 4.4.2 二进制同步计数器 4.4.3 用跳越的方法实现任意模数的计数器 4.4.4 强置位计数器 4.4.5 预置位计数器 4.4.6 修正式计数器 4.4.7 MSI 计数器及应用 4.5 寄存器 4.5.1 并行寄存器 4.5.2 移位寄存器 4.5.3 MSI寄存器应用举例 4.6 节拍分配器 4.6.1 计数型节拍分配器 4.6.2 移位型节拍分配器 4.6.3 MSI节拍分配器举例
文档格式:PPT 文档大小:288.5KB 文档页数:14
可采用与同步时序电路设计的方法,应注意时钟脉冲的选取 例用D触发器设计x1
文档格式:DOC 文档大小:140.5KB 文档页数:11
一、综合设计 一些用同步时序电路设计技术设计的专用或常用数字电路和系统列示如下: 1.序列识别器。(前述) 例:精确识别序列0010。(即至少一个1后开始检测)
文档格式:PPT 文档大小:2.13MB 文档页数:72
6.1 概述 6.2 高速多功能DAQ主板 6.3 模拟输入信号的调理 6.4 高速采集及存储系统设计 6.5 时序控制逻辑设计 6.6 DDS信号源的设计
文档格式:PPT 文档大小:1.84MB 文档页数:77
一、时序电路(sequential circuit):电路某一时刻的稳定输出不仅取决于当前输入(present input ),还取决于过去输入(past input)。触发器作为记忆元件保存了过去的输入。 二、现态与次态:过去的输入用触发器的内部状态来表示,称为现态(present state);当前输入之后转变后的状态称谓次态(next state)。时序电路在外部激励下改变状态,因此,时序电路就是有限状态自动机。 三、在描述触发器功能时,我们用了Q0表示现态,Q表示次态。下面我们会用更一般的描述,Qn表示现态,Qn+1表示次态
文档格式:DOC 文档大小:648KB 文档页数:29
一、重要的时序电路模块( SEQUENTIAL CIRCUIT MODELS)是构成数字系统和计算机的重要组成部分,主要是寄存器和计数器。 二、寄存器常用于数字系统中数据的暂存和传输。计数器除用于计数外,还对时序电路操作序列的跟踪和控制发挥重要作用。它们同时 都是构成CPU的重要基础模块。 三、通用时序电路模块由门电路与触发器组合构成,其特点是由多个或多级相同的单元电路构成。 四、这些模块可用于构造标准的TTL器件,也可作为VLS设计库中的功能块
文档格式:PDF 文档大小:29.82KB 文档页数:3
5.1 分析图题 5.1 所示时序电路的逻辑功能,假设电路初态为 000,如果在 CP 的 前六个脉冲内,D 端依次输入数据 1, 0, 1, 0, 0, 1,则电路输出在此六个脉冲 内是如何变化的?
文档格式:PDF 文档大小:2.39MB 文档页数:165
序论 CMOS数字集成电路的优点: 功耗低; 集成度高; 电路简单; 抗干扰能力强; 工作速度正超越典型TTL电路; CMOS数字电路组成: 开关、反相器-基本构件; 组合逻辑电路; 时序逻辑电路;
首页上页2728293031323334下页末页
热门关键字
搜索一下,找到相关课件或文库资源 349 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有