网站首页
校园空间
教师库
在线阅读
知识问答
大学课件
高等教育资讯网
大学课件分类
:
基础课件
工程课件
经管课件
农业课件
医药课件
人文课件
其他课件
课件(包)
文库资源
点击切换搜索课件
文库搜索结果(6141)
《管理学基础》课程教学资源:教案1 第四章 组织(4.2)职权配置与规范设计
文档格式:DOC 文档大小:115.5KB 文档页数:11
4-2节职权配置与规范设计 第二节职权配置与规范设计 【回顾与说明】 回顾:组织横向结构与纵向结构设计、组织结构形式。说明:第二节的知识体系,以及学习本节的要求,让学生对职权配置与规范设计有一个总体认识
《机械讲义》第二十六章 轴系及轮类零件的结构设计
文档格式:PPT 文档大小:1.56MB 文档页数:6
一、轮类零件的结构 二、轮类零件结构设计的基本要求 1.轮缘的设计 2.腹板(轮辐)的设计 3.轮毂的设计 三、常用轮类零件的通用尺寸
南阳理工学院土木工程系:《建筑结构》第三章(3-1)极限状态设计原则
文档格式:PPT 文档大小:136.5KB 文档页数:22
1安全性建筑结构在其设计使用年限内应能够承 受可能出现的各种作用。且在设计规定的偶然事 件发生时及发生后,结构应能保持必需的整体稳 定性,不致倒塌。 2适用性建筑结构在其设计使用年限内应能满足 预定的使用要求,有良好的工作性能,其变形 裂缝或振动等性能均不超过规定的限度等。 3耐久性建筑结构在其设计使用年限内应有足够 的耐久性。例如保护层厚度不得过薄、裂缝不得 过宽而引起钢筋锈蚀等
《网络安全设计》 第一章 安全设计简介
文档格式:PPT 文档大小:2.41MB 文档页数:20
课程介绍 一、课程简介 本课程强调了网络安全设计在企业资产管理 中的重要性,介绍了网络安全设计的基本概念和 设计安全网络基础架构所需的基本知识和技能。 二、预备知识 熟悉 Windows2000操作系统的安装和基本的配 置、管理 理解 Windows2000操作系统网络基本架构,了 解管理 Windows2000网络的方法 理解 Windows2000目录服务的原理,掌握管 理 Windows2000 Active Directory的方法
《数字电子技术》课程教学资源(PPT课件讲稿)第六章 时序逻辑电路的设计
文档格式:PPT 文档大小:1.34MB 文档页数:26
6.1 设计时序逻辑电路的原则 6.2 时序逻辑电路的设计方法与步骤 6.3 同步时序逻辑电路设计 (时钟同步状态机的设计)
西北工业大学:《混凝土配合比设计》讲义
文档格式:PPT 文档大小:518KB 文档页数:55
普通混凝土配合比设计 混凝土配合比,是指单位体积的混凝土中各组成 材料的质量比例。确定这种数量比例关系的工作 ,称为混凝土配合比设计。 混凝土配合比设计必须达到以下四项基本要求 ,即: (1)满足结构设计的强度等级要求 (2)满足混凝土施工所要求的和易性; (3)满足工程所处环境对混凝土耐久性的要求 (4)符合经济原则,即节约水泥以降低混凝土成本
湖南大学:《数据库原理及应用》课程教学资源(PPT课件讲稿)第7章 数据库设计
文档格式:PPT 文档大小:436.5KB 文档页数:63
▪ 7.1 数据库设计概述 ▪ 7.2 需求分析 ▪ 7.3 概念结构设计 ▪ 7.4 逻辑结构设计 ▪ 7.5 数据库物理设计 ▪ 7.6 数据库实施 ▪ 7.7 数据库运行与维护 ▪ 7.8 小结 ▪ 7.9 练习
中南大学:《社会研究方法 Methods of Social Research》课程教学资源(PPT课件讲稿)第3讲 问卷设计
文档格式:PPT 文档大小:448.5KB 文档页数:69
问卷概览 问卷设计 问卷实施(方式) 问卷的定义 问卷的功能 问卷的优缺点 问卷的类型与结构 问卷设计程序 问卷设计具体方法 问卷设计常见问题
清华大学电子系:《逻辑设计与数字系统》课程教学讲义(数字电子技术基础)第四章 时序电路(Sequental Circuits)(4-3-2)同步时序电路设计
文档格式:DOC 文档大小:906.5KB 文档页数:14
同步时序电路设计是其分析的逆过程,是根据对电路逻辑功能的要求设计出具体的时序 逻辑电路。 同步时序电路是由触发器和组合逻辑构成,其设计就是选择触发器和寻找组合电路, 并将二者有机连接构造出满足设计要求的时序逻辑电路的过程
桂林电子科技大学:《可编程ASIC原理》课程教学资源(实验指导书)实验三 序列信号发生器与序列信号检测器的设计
文档格式:PDF 文档大小:31.29KB 文档页数:4
实验三序列信号发生器与序列信号检测器的设计 一、实验目的:用VHDL语言实现序列信号发生器和检测器的设计,并对其进行仿真和硬件测试。 二、实验要求: 1、利用VHDL语言设计一个8位任意序列的序列发生器,编译定义引脚并下载到实验箱中进行验证。 2、利用VHDL语言设计一个8位任意序列的序检测器,显示检测值,编译定义引脚并下载到实验箱中进行验证
首页
上页
336
337
338
339
340
341
342
343
下页
末页
热门关键字
案例分析]
综合数学
化工学院
电流]
滴定分析]
安装]
通信信号
“微机原理”
原料
项目设计
实验动物
机电一体
符号数学
电缆]
创新思维与设计]
C语言程序设计]
学科
c语言、算法设计
企业地理
技术讲座
基因重组
基因分析]
鞍山科技大学
在线分析
学术讲座
物流管理]
世界的本质]
食品原料
实验研究方法
企业成长战略管理
客户资源管理
教材设计
机械课程设计
机电系统设计
化工管路
电阻]
电荷]
并联]
《随机分析》
“分离技术”]
搜索一下,找到相关课件或文库资源
6141
个
©2008-现在 cucdc.com
高等教育资讯网 版权所有