点击切换搜索课件文库搜索结果(4726)
文档格式:PPT 文档大小:1.26MB 文档页数:30
1.PLD器件的发展概况 2.可编程逻辑器件的特点 (1)减少系统的硬件规模。 (2)增强逻辑设计的灵活性。 (3)缩短系统设计周期。 (4)简化系统设计,提高系统速度。 (5)降低系统成本
文档格式:PPT 文档大小:125KB 文档页数:12
重点掌握ROM/RAM的电路结构,工作 原理和主要控制端的功能, 掌握ROMRAM位扩展和字扩展的方法 掌握ROM(RAM)的基本应用  第1、2学 时:半导体存储器RAM、ROM  第3、4学 时:ROM、RAM的应用  第5、6学 时:PLD(PAL、PLA、GAL)
文档格式:PPT 文档大小:421KB 文档页数:32
1、掌握555定时器的结构框图、应用电路及其工作原理。 2、掌握施密特触发器的工作原理特点、电压传输特性、回差的概念、应用。 3、掌握多谐振荡器的常用电路形式、工作原理、参数计算。 ¨ 第1、2学时: 555时基集成电路 ¨ 第3、4学时:555时基集成芯片的应用
文档格式:PPT 文档大小:1.69MB 文档页数:59
4.1.1 基本RS触发器 4.1.2 同步RS触发器 4.1.3 主从RS触发器 4.1.4 主从JK触发器 4.1.5 D触发器 4.1.6 T触发器 4.1.7 触发器逻辑功能的转换
文档格式:PPT 文档大小:1.59MB 文档页数:26
前面所分析的逻辑电路,基于输入/输出都是在稳定的逻辑电平下进 行的,没有考虑动态变化状态。实际上,输入信号有变化,或者某个变 量通过两条以上路经到达输出端。由于路经不同,到达的时间就有先有 后,这一现象叫做竞争
文档格式:PPT 文档大小:572.5KB 文档页数:13
主从触发器可以有效克服钟控触发器的空翻现象, 但主从触发器还存在一次翻转现象,降低了抗干扰 能力。 边沿触发器:只有在CP的上升沿(前沿)或 下降沿(后沿)时刻才对输入信号响应(不管 CP=1的时间有多长)。在CP=0、CP=1期间,输 入信号变化不会引起触发器状态的变化。因此触发 器不但克服了空翻现象,而且大大的提高了抗干扰 能力,工作更为可靠
文档格式:PPT 文档大小:521.5KB 文档页数:12
目前大多数使用D、小K触发器,在需要使用其它类型触发器时,可以 通过逻辑功能转换的方法,把D、JK触发器转换为需要的触发器
文档格式:PPT 文档大小:1.34MB 文档页数:35
1、熟练掌握基本RS触发器的工作原理、 逻辑功能,及钟控RS触发器、JK触发器、D触发器的逻辑功能、时间波形图、特性方程。 2、理解钟控RS触发器、JK触发器、D触发器电路的工作原理、特点、相互之间的转换及常用JK触发器、D触发器集成芯片的使用。  第1、2学时:基本RS触发器  第3、4学时:钟控触发器  第5、6学时:集成触发器
文档格式:PPT 文档大小:3.12MB 文档页数:45
对于任何一个逻辑函数的功能描述都可以作出真值表,根据真值表可以写出该函数的最小项之和及最大项之积的形式
文档格式:PPT 文档大小:1.04MB 文档页数:23
广东海洋大学:《数字电子技术》课程教学资源(PPT课件)9.3 单稳态电路 9.4 多谐振荡电路 9.4.1 对称式和非对称式多谐振荡电路 9.4.2 环形振荡电路 9.4.3 利用施密特触发电路构成的多谐振荡电路
首页上页374375376377378379380381下页末页
热门关键字
搜索一下,找到相关课件或文库资源 4726 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有