点击切换搜索课件文库搜索结果(990)
文档格式:PPT 文档大小:2.21MB 文档页数:137
4.1 组合逻辑电路的特点 4.2 组合逻辑函数的分析与设计 4.3 编码器 4.4 译码器 4.5 多路选择器 4.6 二进制并行加法器 4.7 数值比较器 4.8 奇偶校验器 4.9 利用中规模集成电路进行组合电路设计 4.10 组合电路的险象
文档格式:PPT 文档大小:300KB 文档页数:31
6.1 时序逻辑电路的特点和描述方法 6.2 同步时序逻辑电路的分析
文档格式:PPT 文档大小:608KB 文档页数:18
集成计数器具有功能较完善、通用性强、功耗低、工作速率高且可以自扩展等许多优点,因 而得到广泛应用。目前由TTL和CMOS电路构成 的MSI计数器都有许多品种,表中列出了几种常 用TTL型MSI计数器的型号及工作特点
文档格式:PPT 文档大小:277KB 文档页数:16
例:设计一序列信号发生器,产生序列1010010100 序列信号发生器就是用来产生序列电位和序列脉 冲的逻辑部件。按其结构来分,序列信号发生器可分 为计数型和移位型两种 计数型序列信号发生器由计数器和组合电路来构 成。计数器相当于组合电路的输入源,决定序列信号 的长度,组合电路则在这个输入源的作用下产生序列 信号。这时,计数器的输出可以供给几个组合电路, 产生几种长度相同但是序列内容不同的序列信号。 计数型序列信号发生器的设计方法 1、根据序列长度M确定触发器位数k,2k1
文档格式:PPT 文档大小:300.5KB 文档页数:29
异步时序逻辑电路的特点及模型 1.同步时序逻辑电路的特点 各触发器的时钟端全部连接在一起,并接在系统时钟端;只有当时钟脉冲到来时,电路的状态才能改变;改变后的状态将一直保持到下一个时钟脉冲的到来,此时无论外部输入x有无变化;状态表中的每个状态都是稳定的
文档格式:PDF 文档大小:124.45KB 文档页数:7
均值回归理论和数量分析方法研究最新进展(吉林大学数量经济研究中心——宋玉臣)
文档格式:PPT 文档大小:340KB 文档页数:13
一、领导的含义 二、领导的特征
文档格式:PPS 文档大小:114KB 文档页数:17
这一章描述了组对象的视图与过程。对一个组我们可以计算各种统计量,描述不同序列之间的关系,并以各种方式显示出来,例如表格、数据表、图等
文档格式:PPS 文档大小:121KB 文档页数:20
EViews的对象(序列、组、方程等)可以用图、表、文本等形式表现 出来。这些视图是动态的,即当基础对象或活跃的样本变化时其展现形式 也会发生变化。 为防止视图随着对象的改变而改变,人们常将当前的视图保护起来。 在 EViews中这要靠 freezing(固化)来实现。固化一个视图将产生一个对象 (这个对象是该视图内容的“瞬象”)。原始视图的多样化产生了不同的 对象类型:固化一个图相当于建了一个图对象,固化一个表相当于建了一 个表对象,固化一个文本相当于建了一个文本对象
文档格式:PPS 文档大小:381KB 文档页数:43
本章讨论加权最小二乘估计,异方差性和自相关一致协 方差估计,两阶段最小二乘估计(TSL),非线性最小二乘 估计和广义矩估计(GMM)。这里的大多数方法在“联立方 程系统”一章中也适用
上页12345678下页末页
热门关键字
搜索一下,找到相关课件或文库资源 990 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有