点击切换搜索课件文库搜索结果(500)
文档格式:PPT 文档大小:823.5KB 文档页数:42
6.1时序逻辑电路概述 6.2同步时序电路的分析 6.3异步时序电路的分析 6.4同步时序电路的设计方法
文档格式:PPT 文档大小:363KB 文档页数:20
第4、5、6章复习 一、组合逻辑电路分析与设计小结
文档格式:PPT 文档大小:2.54MB 文档页数:136
6.1 时序电路概述 6.2 同步时序逻辑电路的分析 6.3 异步时序电路的分析方法 6.4 同步时序电路的设计方法
文档格式:DOC 文档大小:4.53MB 文档页数:7
《数字逻辑电路》课程教学资源(实验指导)多功能数字钟的设计
文档格式:PPT 文档大小:2.84MB 文档页数:141
1. 掌握基本门电路的逻辑功能、逻辑符号、真值 表和逻辑表达式。了解 TTL门电路的特点。 3. 会分析和设计简单的组合逻辑电路。 4. 理解加法器、编码器、译码器等常用组合逻辑 电路的工作原理和功能。 5. 学会数字集成电路的使用方法。 本章要求: 2. 会用逻辑代数的基本运算法则化简逻辑函数
文档格式:PPT 文档大小:2.38MB 文档页数:136
6.1时序电路概述 6.2同步时序逻辑电路的分析 6.3异步时序电路的分析方法 6.4同步时序电路的设计方法
文档格式:DOC 文档大小:54KB 文档页数:9
第一篇混合信号电路板的设计准则 模拟电路的工作依赖连续变化的电流和电压。数字电路的工作依赖在接收端根据预先定 义的电压电平或门限对高电平或低电平的检测,它相当于判断逻辑状态的“真”或“假”。在数 字电路的高电平和低电平之间,存在“灰色”区域,在此区域数字电路有时表现出模拟效应, 例如当从低电平向高电平(状态)跳变时,如果数字信号跳变的速度足够快,则将产生过冲和 回铃反射现象
文档格式:PPT 文档大小:6.57MB 文档页数:65
6.1 概述 6.2 时序电路的分析方法 6.3 若干常用的时序逻辑电路 6.4 时序逻辑电路的设计方法 6.6用multisim分析时序逻辑电路
文档格式:PPT 文档大小:481.5KB 文档页数:30
数字集成电路的设计流程 设计输入:以电路图或HDL语言的形式形成 电路文件;输入的文件经过编译后,可以 形成对电路逻辑模型的标准描述; 逻辑仿真(功能仿真):对如上形成的逻 辑描述加入输入测试信号,检查输出信号 是否满足设计要求;在此没有考虑任何时 间关系,只是检测逻辑是否有错;
文档格式:PPT 文档大小:452KB 文档页数:22
数字集成电路的设计流程 设计输入:以电路图或HDL语言的形式形成 电路文件;输入的文件经过编译后,可以 形成对电路逻辑模型的标准描述; 逻辑仿真(功能仿真):对如上形成的逻 辑描述加入输入测试信号,检查输出信号 是否满足设计要求;在此没有考虑任何时 间关系,只是检测逻辑是否有错;
首页上页3738394041424344下页末页
热门关键字
搜索一下,找到相关课件或文库资源 500 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有